[其他]微處理機備用系統無效
| 申請號: | 87103575 | 申請日: | 1987-05-14 |
| 公開(公告)號: | CN87103575A | 公開(公告)日: | 1987-11-25 |
| 發明(設計)人: | 霍華德·威廉斯;戴維·理查德·哈羅德 | 申請(專利權)人: | 通用電氣公眾有限公司 |
| 主分類號: | H04M3/18 | 分類號: | H04M3/18 |
| 代理公司: | 中國專利代理有限公司 | 代理人: | 匡少波,葉凱東 |
| 地址: | 英國*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 微處理機 備用 系統 | ||
1、用于一數字電話交換機主處理機的備用系統,其特征在于該系統包括-CMOS動態RAMs存儲器陣列;用于檢測正常電源的故障的裝置;用于將正常電源轉換到備用電源的裝置;和用于在上述轉換發生之后提供一有規律的存儲器陣列刷新的裝置。
2、根據權利要求1的系統,其特征在于包括一微處理機用來控制從或向上述CMOS陣列的讀/寫操作。
3、根據權利要求2的系統,其特征在于包括一裝置,用于在一旦發現故障后立即向該CMOS陣列提供一個快速刷新,然后再向其提供定期的,周期的刷新。
4、根據權利要求3的系統,其特征在于上述CMOS陣列被安排成具有許多個存儲體,在刷新周期的一個時間內只有一個存儲體的CMOS器件被刷新。
5、根據權利要求4的系統,其特征在于該電源故障檢測裝置包括一個由提供一預定延遲的延遲電路定時的單穩裝置,該單穩裝置和一個用來控制在備用期間不需的讀/寫操作的存儲器定序器電路相連接。
6、根據權利要求5的系統,其特征在于進一步包括一功率下降刷新電路,該電路包括一在功率下降期間提供基礎時鐘的振蕩器。
7、根據權利要求6的系統,其特征在于該功率下降刷新電路包括一個由上述振蕩器提供信號的第一計數器鏈用來產生多個時鐘信號。
8、根據權利要求7,其特征在于上述第一計數器鏈的一個輸出端與一個雙穩裝置相連接,該雙穩裝置在上述計數器鏈的計數未端使猝發刷新轉換到低功率刷新。
9、根據權利要求8的系統,其特征在于上述第一計數器鏈的一個輸出是與一除法器連接,該除法器又與一無源延遲線驅動連接,從而產生一個用于驅動功率下降刷新電路的脈沖鏈。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于通用電氣公眾有限公司,未經通用電氣公眾有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/87103575/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:聚縮醛組合物及其制備方法
- 下一篇:制造浸汁品袋套的方法和設備





