[其他]數字相位表電路無效
| 申請號: | 86108211 | 申請日: | 1986-12-10 |
| 公開(公告)號: | CN86108211A | 公開(公告)日: | 1987-08-12 |
| 發明(設計)人: | 索恩克·米爾加德特 | 申請(專利權)人: | 德國ITT工業有限公司 |
| 主分類號: | G01R25/00 | 分類號: | G01R25/00 |
| 代理公司: | 中國國際貿易促進委員會專利代理部 | 代理人: | 趙越 |
| 地址: | 聯邦德國弗*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 數字 相位 電路 | ||
1、數字相位表電路用于測定,在第二時鐘信號CK2的兩個脈沖取樣間隔間,第一時鐘信號CK1的脈沖邊沿與第二時鐘信號CK2的脈沖邊沿之間的相位差,
特征在于:
一個分頻電路FF,
一個其輸入由第二時鐘信號(CK2)提供,其輸出和由一列m個延遲單元(VC1…VCm)組成的延時線(V)的輸入相連接,并與第二寄存器(R2)的時鐘信號輸入端相連接。第二寄存器包括一列m個寄存單元(R21…R2m),每一單元都由分頻電路(FF)輸出端的時鐘信號控制。
一個第一寄存器(R1),由一列m個寄存單元(R11…R1m)組成,每個寄存單元都由第一時鐘信號(CK1)控制,
一列XOR門(G1…Gg),其中第K個門的第一輸入端(1)和第一寄存器(R1)中相應的第K單元(R1K)的輸出端相連接;第K門的第二輸入端(2)和第二寄存器(R2)中相應的第K單元(R2K)的輸出端相連接,第一寄存器R1和第二寄存器R2的第K寄存單元的輸入端,都和延遲線V中相應的第K延遲單元(VCK)的輸出端相連接,
該電路有一受控制線(Lt)控制的多路加法器(Ma),產生n位輸出信號(B)該加法器有m個輸入端,分別與XOR門(G1…Gm)中之一的輸出端相連接,
一個在控制線(Lt)與第一寄存器(R1)的第一單元(R11)的輸出端之間的連接。
2、按權項要求1所要求的數字相位表電路,其特征在于:m個延遲單元,m個寄存單元,m個XOR門,其中m等于2n,n為整數。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于德國ITT工業有限公司,未經德國ITT工業有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/86108211/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:渦流測量儀
- 下一篇:適用于蟹爪式采掘機的裝運裝置





