[發(fā)明專利]一種存內(nèi)乘法計算電路及存儲器在審
| 申請?zhí)枺?/td> | 202310429317.6 | 申請日: | 2023-04-19 |
| 公開(公告)號: | CN116611460A | 公開(公告)日: | 2023-08-18 |
| 發(fā)明(設(shè)計)人: | 周玉梅;黎濤;游恒;尚德龍 | 申請(專利權(quán))人: | 中科南京智能技術(shù)研究院 |
| 主分類號: | G06G7/16 | 分類號: | G06G7/16 |
| 代理公司: | 北京華沛德權(quán)律師事務(wù)所 11302 | 代理人: | 張曉冬 |
| 地址: | 211135 江蘇省南京市江寧*** | 國省代碼: | 江蘇;32 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 乘法 計算 電路 存儲器 | ||
1.一種存內(nèi)乘法計算電路,其特征在于,所述存內(nèi)乘法計算電路包括:
第一存儲模塊和第二存儲模塊,所述第一存儲模塊和第二存儲模塊的一端連接第一位線,所述第一存儲模塊和第二存儲模塊的另一端連接第二位線,所述第一存儲模塊存儲第一權(quán)重數(shù)據(jù),所述第二存儲模塊存儲第二權(quán)重數(shù)據(jù);
結(jié)構(gòu)相同的第一計算電路、第二計算電路和第三計算電路,所述第一計算電路、第二計算電路和第三計算電路的輸入端均連接電源,所述第一計算電路、第二計算電路和第三計算電路的第一控制端均連接輸入第一輸入數(shù)據(jù)的第一全局位線,所述第一計算電路、第二計算電路和第三計算電路的第二控制端均連接輸入第二輸入數(shù)據(jù)的第二全局位線,所述第一輸入數(shù)據(jù)控制所述第一計算電路、第二計算電路和第三計算電路輸出第一輸出電流,所述第二輸入數(shù)據(jù)控制所述第一計算電路、第二計算電路和第三計算電路輸出第二輸出電流;
第一開關(guān)、第二開關(guān)和第三開關(guān),所述第一開關(guān)的輸入端連接第一計算電路的輸出端,所述第二開關(guān)的輸入端連接第二計算電路的輸出端,所述第三開關(guān)的輸入端連接第三計算電路的輸出端,所述第一開關(guān)、第二開關(guān)和第三開關(guān)的輸出端相互連接,所述第一存儲模塊控制所述第一開關(guān)的開斷,所述第二存儲模塊控制所述第二開關(guān)和第三開關(guān)的開斷,所述第一開關(guān)、第二開關(guān)和第三開關(guān)的輸出端電流值之和為計算結(jié)果。
2.根據(jù)權(quán)利要求1所述的存內(nèi)乘法計算電路,其特征在于,所述第一存儲模塊與所述第二存儲模塊的結(jié)構(gòu)相同,所述第一存儲模塊包括第四開關(guān)、第五開關(guān)和存儲電路,所述第四開關(guān)的一端連接所述存儲電路的一端,所述第四開關(guān)的另一端連接所述第一位線,所述第五開關(guān)的一端連接所述存儲電路的另一端,所述第五開關(guān)的另一端連接所述第二位線。
3.根據(jù)權(quán)利要求2所述的存內(nèi)乘法計算電路,其特征在于,所述存儲電路包括第一NMOS管、第一PMOS管、第二NMOS管和第二PMOS管,所述第一NMOS管的柵極連接所述第一PMOS管的柵極、第二PMOS管的漏極、第二NMOS管的漏極和第五開關(guān)的一端,所述第二NMOS管的柵極連接所述第二PMOS管的柵極、第一PMOS管的漏極、第一NMOS管的漏極和第四開關(guān)的一端,所述第一PMOS管和第二PMOS管的源極均連接電源,所述第一NMOS管和第二NMOS管的源極均接地。
4.根據(jù)權(quán)利要求2所述的存內(nèi)乘法計算電路,其特征在于,所述存內(nèi)乘法計算電路還包括第六開關(guān)和第七開關(guān),所述第六開關(guān)的兩端分別連接第一位線和第一全局位線,所述第七開關(guān)的兩端分別連接第二位線和第二全局位線。
5.根據(jù)權(quán)利要求4所述的存內(nèi)乘法計算電路,其特征在于,所述第一開關(guān)、第二開關(guān)和第三開關(guān)均采用PMOS管,所述第四開關(guān)、第五開關(guān)、第六開關(guān)和第七開關(guān)均采用NMOS管。
6.根據(jù)權(quán)利要求5所述的存內(nèi)乘法計算電路,其特征在于,所述存內(nèi)乘法計算電路還包括第八開關(guān)和第九開關(guān),所述第八開關(guān)的一端連接第一位線,所述第八開關(guān)的另一端連接所述第一開關(guān)的控制端,所述第九開關(guān)的一端連接第二位線,所述第九開關(guān)的另一端連接所述第二開關(guān)和第三開關(guān)的控制端。
7.根據(jù)權(quán)利要求1所述的存內(nèi)乘法計算電路,其特征在于,所述第八開關(guān)和第九開關(guān)均采用傳輸門。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于中科南京智能技術(shù)研究院,未經(jīng)中科南京智能技術(shù)研究院許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202310429317.6/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





