[發明專利]一種用于變電站GIS局部放電特高頻信號檢測的超高速采集裝置在審
| 申請號: | 202310154627.1 | 申請日: | 2023-02-23 |
| 公開(公告)號: | CN116027189A | 公開(公告)日: | 2023-04-28 |
| 發明(設計)人: | 黃正;張一平;孫衛衛;王會強 | 申請(專利權)人: | 上海歐秒電力監測設備有限公司 |
| 主分類號: | G01R31/327 | 分類號: | G01R31/327;G01R31/12 |
| 代理公司: | 北京城大專利代理事務所(普通合伙) 16147 | 代理人: | 袁恬 |
| 地址: | 201799 上海市青*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 用于 變電站 gis 局部 放電 高頻 信號 檢測 超高速 采集 裝置 | ||
1.一種用于變電站GIS局部放電特高頻信號檢測的超高速采集裝置,由UHF信號接收模塊、前置放大模塊、4個高速ADC(模數轉換器)和高速FPGA組成;其中FPGA內部由數字時鐘管理DCM、4個采集模塊、數據拼接模塊和數據處理模塊組成。其特征在于:所述UHF信號接收模塊輸出端連接前置放大模塊輸入端;前置放大模塊的4個輸出端分別與4個ADC的輸入端連接;每個ADC的數據總線分別與對應的FPGA內部的采集模塊連接,每個ADC的時鐘端分別與對應的FPGA內部DCM的輸出時鐘連接;FPGA內部的4個采集模塊的時鐘輸入端分別和對應的DCM的輸出時鐘連接,而數據輸出端分別連接數據拼接模塊的輸入端;數據拼接模塊輸出端連接數據處理模塊。
2.根據權利要求1所述的一種用于變電站GIS局部放電特高頻信號檢測的超高速采集裝置,其特征在于,所述的FPGA,其內部由數字時鐘管理DCM、4個采集模塊、數據拼接模塊和數據處理模塊組成。
3.根據權利要求2所述的DCM,其特征在于,輸出4路相位偏差90度的時鐘信號,并分別連接至對應的權利要求1所述的ADC和采集模塊和數據采集模塊,其中0度相位時鐘連接至ADC1和數據采集模塊1,90度相位時鐘連接至ADC2和數據采集模塊2,180度相位時鐘連接至ADC3和數據采集模塊3,270度相位時鐘連接至ADC4和數據采集模塊4。
4.進一步的,所述DCM輸出的時鐘頻率為100MHz及以上。
5.進一步的,所述ADC的最高轉換速率為100Msps及以上。
6.根據權利要求2所述的數據拼接模塊,其特征在于,將4個數據采集模塊輸出的數據拼接成一組數據,數據格式如圖2所示。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于上海歐秒電力監測設備有限公司,未經上海歐秒電力監測設備有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202310154627.1/1.html,轉載請聲明來源鉆瓜專利網。





