[發(fā)明專利]存儲(chǔ)器系統(tǒng)中的迭代錯(cuò)誤校正在審
| 申請(qǐng)?zhí)枺?/td> | 202310048831.5 | 申請(qǐng)日: | 2023-01-17 |
| 公開(公告)號(hào): | CN116469451A | 公開(公告)日: | 2023-07-21 |
| 發(fā)明(設(shè)計(jì))人: | M·斯福爾津;D·H·虞 | 申請(qǐng)(專利權(quán))人: | 美光科技公司 |
| 主分類號(hào): | G11C29/42 | 分類號(hào): | G11C29/42;G11C13/00 |
| 代理公司: | 北京律盟知識(shí)產(chǎn)權(quán)代理有限責(zé)任公司 11287 | 代理人: | 丁昕偉 |
| 地址: | 美國(guó)愛*** | 國(guó)省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 存儲(chǔ)器 系統(tǒng) 中的 錯(cuò)誤 校正 | ||
1.一種設(shè)備,其包括:
解碼器,其經(jīng)配置以接收存儲(chǔ)器傳送塊MTB,其中所述MTB包括數(shù)據(jù)和奇偶校驗(yàn)信息,其中所述MTB以第一維度和第二維度布置;
所述解碼器內(nèi)的二進(jìn)制漢明碼邏輯,其經(jīng)配置以執(zhí)行錯(cuò)誤檢查;及
校正功能,其在所述第一維度中的所述MTB上;
所述解碼器內(nèi)的非二進(jìn)制漢明碼邏輯,其經(jīng)配置以對(duì)所述第二維度中的所述MTB執(zhí)行錯(cuò)誤檢查和校正功能;且
其中所述二進(jìn)制漢明碼邏輯和所述非二進(jìn)制漢明碼邏輯經(jīng)配置以同時(shí)對(duì)所述MTB執(zhí)行所述錯(cuò)誤檢查。
2.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述二進(jìn)制漢明碼邏輯包括錯(cuò)誤校正編碼ECC邏輯,且所述非二進(jìn)制漢明碼邏輯包括低功率芯片殺傷LPCK邏輯。
3.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述二進(jìn)制漢明碼邏輯進(jìn)一步經(jīng)配置以基于所述MTB的豎直分區(qū)產(chǎn)生碼字。
4.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述非二進(jìn)制漢明碼邏輯進(jìn)一步經(jīng)配置以基于所述MTB的水平分區(qū)產(chǎn)生碼字。
5.根據(jù)權(quán)利要求1所述的設(shè)備,其中,如果所述二進(jìn)制漢明碼邏輯和所述非二進(jìn)制漢明碼邏輯各自在接收到所述MTB后確定所述MTB不含存儲(chǔ)器錯(cuò)誤,那么所述解碼器進(jìn)一步包括多路復(fù)用器,所述多路復(fù)用器繞過所述二進(jìn)制漢明碼邏輯和所述非二進(jìn)制漢明碼邏輯將所述MTB直接轉(zhuǎn)發(fā)到CXL組件。
6.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述MTB進(jìn)一步包括元數(shù)據(jù)。
7.根據(jù)權(quán)利要求1所述的設(shè)備,其中,如果所述二進(jìn)制漢明碼邏輯或所述非二進(jìn)制漢明碼邏輯在接收到所述MTB后確定所述MTB含有一或多個(gè)初始錯(cuò)誤,那么將所述MTB前饋到所述二進(jìn)制漢明碼邏輯、由所述二進(jìn)制漢明碼邏輯修改且作為MTB′輸出,
其中所述MTB′被前饋到所述非二進(jìn)制漢明碼邏輯,且由所述非二進(jìn)制漢明碼邏輯修改且作為MTB″輸出。
8.根據(jù)權(quán)利要求7所述的設(shè)備,其中,如果所述二進(jìn)制漢明碼邏輯或所述非二進(jìn)制漢明碼邏輯在從所述非二進(jìn)制漢明碼邏輯輸出所述MTB″之后確定所述MTB″仍含有剩余錯(cuò)誤或新錯(cuò)誤,那么通過將所述MTB″引導(dǎo)回到所述二進(jìn)制漢明碼邏輯、由所述二進(jìn)制漢明碼邏輯修改且作為MTB″′輸出來執(zhí)行迭代解碼,且
其中所述MTB″′被前饋到所述非二進(jìn)制漢明碼邏輯、由所述非二進(jìn)制漢明碼邏輯修改且作為MTB″″從所述非二進(jìn)制漢明碼邏輯輸出到多路復(fù)用器,且從所述多路復(fù)用器輸出到CXL組件。
9.根據(jù)權(quán)利要求7所述的設(shè)備,其中,如果所述非二進(jìn)制漢明碼邏輯和所述二進(jìn)制漢明碼邏輯確定所述MTB″不含錯(cuò)誤,那么將所述MTB″輸出到多路復(fù)用器且從所述多路復(fù)用器輸出到CXL組件。
10.根據(jù)權(quán)利要求8所述的設(shè)備,其中輸出到所述多路復(fù)用器的所述MTB″″由所述二進(jìn)制漢明碼邏輯和/或所述非二進(jìn)制漢明碼邏輯確定為含有多個(gè)錯(cuò)誤,那么所述MTB″″被識(shí)別為毒。
11.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述二進(jìn)制漢明碼邏輯經(jīng)配置以校正單位錯(cuò)誤。
12.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述非二進(jìn)制漢明碼邏輯經(jīng)配置以校正單字節(jié)錯(cuò)誤。
13.一種用于存儲(chǔ)器錯(cuò)誤檢測(cè)和恢復(fù)的方法,其包括:
將存儲(chǔ)器傳送塊MTB接收到解碼器中,其中所述MTB包括數(shù)據(jù)和奇偶校驗(yàn)信息,其中所述MTB以第一維度和第二維度布置;
在所述第一維度中使用所述解碼器內(nèi)的二進(jìn)制漢明碼邏輯對(duì)所述MTB執(zhí)行錯(cuò)誤檢查和校正功能;
在所述第二維度中使用所述解碼器內(nèi)的非二進(jìn)制漢明碼邏輯對(duì)所述MTB執(zhí)行錯(cuò)誤檢查和校正功能;且
其中所述二進(jìn)制漢明碼邏輯和所述非二進(jìn)制漢明碼邏輯同時(shí)對(duì)所述MTB執(zhí)行所述錯(cuò)誤檢查。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于美光科技公司,未經(jīng)美光科技公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202310048831.5/1.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
G11C 靜態(tài)存儲(chǔ)器
G11C29-00 存儲(chǔ)器正確運(yùn)行的校驗(yàn);備用或離線操作期間測(cè)試存儲(chǔ)器
G11C29-02 .損壞的備用電路的檢測(cè)或定位,例如,損壞的刷新計(jì)數(shù)器
G11C29-04 .損壞存儲(chǔ)元件的檢測(cè)或定位
G11C29-52 .存儲(chǔ)器內(nèi)量保護(hù);存儲(chǔ)器內(nèi)量中的錯(cuò)誤檢測(cè)
G11C29-54 .設(shè)計(jì)檢測(cè)電路的裝置,例如,可測(cè)試性設(shè)計(jì)
G11C29-56 .用于靜態(tài)存儲(chǔ)器的外部測(cè)試裝置,例如,自動(dòng)測(cè)試設(shè)備
- 用于控制非易失性存儲(chǔ)器的控制器
- 處理器、存儲(chǔ)器、計(jì)算機(jī)系統(tǒng)、系統(tǒng)LSI及其驗(yàn)證方法
- 存儲(chǔ)和檢索處理系統(tǒng)的數(shù)據(jù)的存儲(chǔ)器系統(tǒng)和性能監(jiān)視方法
- 用于控制半導(dǎo)體裝置的方法
- 存儲(chǔ)器存儲(chǔ)裝置及其測(cè)試方法
- 存儲(chǔ)器裝置及可促進(jìn)張量存儲(chǔ)器存取的方法
- 使用雙通道存儲(chǔ)器作為具有間隔的單通道存儲(chǔ)器
- 用于管理存儲(chǔ)器訪問操作的方法和系統(tǒng)
- 存儲(chǔ)器控制器、存儲(chǔ)裝置和存儲(chǔ)裝置的操作方法
- 具有部分組刷新的存儲(chǔ)器





