[發明專利]多通道射頻芯片結構在審
| 申請號: | 202310042579.7 | 申請日: | 2023-01-13 |
| 公開(公告)號: | CN116094536A | 公開(公告)日: | 2023-05-09 |
| 發明(設計)人: | 戰吉超;李南 | 申請(專利權)人: | 南京燧銳科技有限公司 |
| 主分類號: | H04B1/40 | 分類號: | H04B1/40;H04B1/04;H04B1/10 |
| 代理公司: | 上海華誠知識產權代理有限公司 31300 | 代理人: | 肖華 |
| 地址: | 211100 江蘇省南*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 通道 射頻 芯片 結構 | ||
本發明涉及多通道射頻芯片結構。該多通道射頻芯片結構包括具有多個通道的射頻收發芯片,每個通道包括射頻發送通路和射頻接收通路,所述多個通道被分為多組通道;多個去耦電容,每個去耦電容與相應的一組通道匹配配置,并且與該組通道并聯設置;所述多個去耦電容與所述射頻收發芯片之間的距離均小于設定值,以使所述射頻收發芯片的關鍵性能滿足要求。本發明將多個去耦電容與射頻收發芯片之間的距離設置為小于設定值,可以減少從功率放大器看向電源網絡的阻抗,并且可以減少多通道之間對關鍵性能的干擾,以使射頻收發芯片的關鍵性能滿足要求。
技術領域
本發明涉及多通道射頻芯片結構。
背景技術
在半導體芯片的電路設計中,通常會需要增加去耦電容,該去耦電容一般情況下并聯在電源端,其設置的目的是使電源可以提供較穩定的電源信號,同時也可以降低半導體芯片中的各個元件耦合到電源端的噪聲,間接可以減少其他元件受該元件噪聲的影響。
但是,該去耦電容又會影響半導體芯片的關鍵性能。
發明內容
本發明的目的在于提供多通道射頻芯片結構,可以減少從功率放大器看向電源網絡的阻抗,并且可以減少多通道之間對關鍵性能的干擾。
本發明公開了一種多通道射頻芯片結構,包括:
具有多個通道的射頻收發芯片,每個通道包括射頻發送通路和射頻接收通路,所述多個通道被分為多組通道;
多個去耦電容,每個去耦電容與相應的一組通道匹配配置,并且與該組通道并聯設置;
所述多個去耦電容與所述射頻收發芯片之間的距離均小于設定值,以使所述射頻收發芯片的關鍵性能滿足要求。
可選地,所述設定值小于等于145um。
可選地,所述多個去耦電容與所述射頻收發芯片之間的所述距離均大于等于130um。
可選地,所述射頻收發芯片具有多個電源線,一組通道共用一個電源線用于與外部電源電連接,以使所述外部電源向該組通道供電;
與該組通道對應的去耦電容一端與共用的所述電源線電連接,一端接地。
可選地,還包括基板,所述射頻收發芯片以及所述多個去耦電容均封裝于所述基板。
可選地,所述多個去耦電容封裝于所述基板的表面或所述基板的內部。
可選地,所述多個去耦電容與所述射頻收發芯片之間的所述距離均大于等于封裝工藝的加工工藝尺寸。
可選地,所述射頻收發芯片以及所述多個去耦電容通過倒裝芯片線柵陣列或倒裝芯片球柵陣列的封裝工藝封裝于所述基板;
在所述基板的第一表面上設置基板走線,在所述基板的內部設置導電插塞,以使所述射頻收發芯片以及所述多個去耦電容彼此電連接;
在所述基板的與所述第一表面相對的第二表面上設置與所述導電插塞和所述基板走線電連接的封裝引腳,以使所述射頻收發芯片以及所述多個去耦電容分別與外部電源電連接。
可選地,所述多組通道的組數至少為2,并且至多為通道數量。
可選地,所述射頻收發芯片具有8、16或32個通道,8個通道被分為2組或4組,16個通道被分為2組或4組或8組,并且32個通道被分為4組或8組或16組。
可選地,所述射頻發送通路包括放大器、射頻開關、功分網絡、移相器、衰減器、功率放大器和傳輸線;
所述射頻接收通路包括傳輸線、低噪聲放大器、移相器、衰減器、功分網絡、射頻開關和放大器。
可選地,所述去耦電容設置在所述射頻收發芯片的周向邊緣,所述距離為所述去耦電容與所述射頻收發芯片周向邊緣的最短距離;
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于南京燧銳科技有限公司,未經南京燧銳科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202310042579.7/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:樣品旋轉裝置
- 下一篇:用于管材的擠壓、擴口、翻邊連續沖模





