[發(fā)明專利]存儲器電路及其操作方法在審
| 申請?zhí)枺?/td> | 202210834518.X | 申請日: | 2022-07-14 |
| 公開(公告)號: | CN115910151A | 公開(公告)日: | 2023-04-04 |
| 發(fā)明(設(shè)計(jì))人: | 藤原英弘;森陽紀(jì);趙威丞 | 申請(專利權(quán))人: | 臺灣積體電路制造股份有限公司 |
| 主分類號: | G11C11/413 | 分類號: | G11C11/413;G11C11/4063;G11C16/06;G11C11/22;G11C11/16 |
| 代理公司: | 北京德恒律治知識產(chǎn)權(quán)代理有限公司 11409 | 代理人: | 章社杲;李偉 |
| 地址: | 中國臺*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 存儲器 電路 及其 操作方法 | ||
本申請實(shí)施例提供了一種存儲器電路及其操作方法。存儲器電路包括被配置為接收包括多個(gè)數(shù)據(jù)元素的信號的數(shù)據(jù)寄存器、耦接到數(shù)據(jù)寄存器的第一選擇電路、計(jì)數(shù)器、耦接到計(jì)數(shù)器的第二選擇電路以及耦接在計(jì)數(shù)器和第二選擇電路之間的反相器。數(shù)據(jù)寄存器將每個(gè)數(shù)據(jù)元素的多個(gè)位輸出到第一選擇電路,計(jì)數(shù)器和反相器生成互補(bǔ)信號,其中序列數(shù)據(jù)元素具有在相反方向上步進(jìn)的循環(huán)值,第二選擇電路向第一選擇電路交替輸出每個(gè)互補(bǔ)信號作為選擇信號,并且第一選擇電路響應(yīng)于選擇信號以交替序列次序輸出數(shù)據(jù)元素的多個(gè)位。
技術(shù)領(lǐng)域
本申請實(shí)施例涉及存儲器電路及其操作方法。
背景技術(shù)
存儲器陣列通常用于儲存和存取用于各種類型計(jì)算(諸如邏輯操作或數(shù)學(xué)操作)的數(shù)據(jù)。為了執(zhí)行這些操作,數(shù)據(jù)位在執(zhí)行計(jì)算的存儲器陣列和電路之間移動。在一些情況下,計(jì)算包括多層的操作,并且第一操作的結(jié)果被用作第二操作中的輸入數(shù)據(jù)。
發(fā)明內(nèi)容
根據(jù)本申請實(shí)施例的一個(gè)方面,提供了一種存儲器電路,包括:第一數(shù)據(jù)寄存器,被配置為接收包括第一多個(gè)數(shù)據(jù)元素的第一信號;第一選擇電路,耦接到第一數(shù)據(jù)寄存器;第一計(jì)數(shù)器;第二選擇電路,耦接到第一計(jì)數(shù)器;以及反相器,耦接在第一計(jì)數(shù)器和第二選擇電路之間,其中,第一數(shù)據(jù)寄存器被配置為向第一選擇電路輸出第一多個(gè)數(shù)據(jù)元素的每個(gè)數(shù)據(jù)元素的多個(gè)位,第一計(jì)數(shù)器和反相器被配置為生成互補(bǔ)信號,在互補(bǔ)信號中序列數(shù)據(jù)元素具有在相反方向上步進(jìn)的循環(huán)值,第二選擇電路被配置為向第一選擇電路交替地輸出互補(bǔ)信號中的每個(gè)作為第一選擇信號,并且第一選擇電路被配置為響應(yīng)于第一選擇信號以交替序列次序輸出第一多個(gè)數(shù)據(jù)元素的數(shù)據(jù)元素的多個(gè)位。
根據(jù)本申請實(shí)施例的另一個(gè)方面,提供了一種存儲器電路,包括:輸入電路,輸入電路包括:第一選擇電路,被配置為接收第一選擇信號和包括第一多個(gè)數(shù)據(jù)元素的第一信號;和第一計(jì)數(shù)器和第二計(jì)數(shù)器,耦接到第二選擇電路,其中第一計(jì)數(shù)器和第二計(jì)數(shù)器以及第二選擇電路被配置為生成第一選擇信號和第二選擇信號;第一乘法器,耦接到第一選擇電路;加法器,耦接到第一乘法器;以及累加器,耦接到加法器并且被配置為接收第二選擇信號,其中,響應(yīng)于第一選擇信號,第一選擇電路被配置為向第一乘法器以交替序列次序輸出第一多個(gè)數(shù)據(jù)元素的數(shù)據(jù)元素的多個(gè)位,并且響應(yīng)于第二選擇信號,累加器被配置為基于第一選擇電路以交替序列輸出第一多個(gè)數(shù)據(jù)元素的數(shù)據(jù)元素的多個(gè)位來執(zhí)行第一累加操作和第二累加操作。
根據(jù)本申請實(shí)施例的又一個(gè)方面,提供了一種操作存儲器電路的方法,方法包括:在輸入電路處接收第一信號,第一信號包括第一多個(gè)數(shù)據(jù)元素;生成互補(bǔ)信號,在互補(bǔ)信號中序列數(shù)據(jù)元素具有在相反方向上步進(jìn)的循環(huán)值;通過交替地選擇互補(bǔ)信號中的每個(gè)來生成選擇信號;以及響應(yīng)于選擇信號,以交替序列次序輸出第一多個(gè)數(shù)據(jù)元素的數(shù)據(jù)元素的多個(gè)位。
附圖說明
當(dāng)結(jié)合附圖進(jìn)行閱讀時(shí),從以下詳細(xì)描述可最佳理解本發(fā)明的各個(gè)方面。應(yīng)該強(qiáng)調(diào),根據(jù)工業(yè)中的標(biāo)準(zhǔn)實(shí)踐,各個(gè)部件未按比例繪制并且僅用于說明的目的。實(shí)際上,為了清楚的討論,各個(gè)部件的尺寸可以任意地增大或減小。
圖1是根據(jù)一些實(shí)施例的數(shù)據(jù)序列電路的示意圖。
圖2是根據(jù)一些實(shí)施例的輸入電路的示意圖。
圖3A和圖3B是根據(jù)一些實(shí)施例的輸入電路和輸入電路的操作參數(shù)的相應(yīng)示意圖。
圖4A和圖4B是根據(jù)一些實(shí)施例的累加器的示意圖。
圖5是根據(jù)一些實(shí)施例的執(zhí)行數(shù)據(jù)排序操作的方法的流程圖。
具體實(shí)施方式
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于臺灣積體電路制造股份有限公司,未經(jīng)臺灣積體電路制造股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202210834518.X/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





