[發明專利]一種基于FPGA的1553B總線協議的多功能接口系統在審
| 申請號: | 202210707077.7 | 申請日: | 2022-06-21 |
| 公開(公告)號: | CN115098420A | 公開(公告)日: | 2022-09-23 |
| 發明(設計)人: | 張強;王清華;楊振;張成聯;張家駿;李學輝;韓清華;姚良威;孟凡擎;陳文平 | 申請(專利權)人: | 棗莊學院 |
| 主分類號: | G06F13/40 | 分類號: | G06F13/40;H04L12/40 |
| 代理公司: | 濟南尚本知識產權代理事務所(普通合伙) 37307 | 代理人: | 楊寶根 |
| 地址: | 277160 *** | 國省代碼: | 山東;37 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 基于 fpga 1553 總線 協議 多功能 接口 系統 | ||
1.一種基于FPGA的1553B總線協議的多功能接口系統,其特征在于,包括包括1553B總線接口模塊、基于Xilinx的ZYNQ7000平臺和以太網傳輸模塊,所述基于Xilinx的ZYNQ7000平臺包括FPGA和ARM兩部分。
2.根據權利要求1所述一種基于FPGA的1553B總線協議的多功能接口系統,其特征在于,所述FPGA邏輯部分主要包括1553BIP核,接口,多路信號和中斷的處理以及內存的分配。
3.根據權利要求2所述一種基于FPGA的1553B總線協議的多功能接口系統,其特征在于,所述1553BIP功能主要包括編碼器、解碼器和協議處理控制器,以及內存的分配及讀寫,所述編解碼器部分主要實現FPGA內部的TTL信號與雙極性曼徹斯特碼之間的轉換;所述協議處理實現1553命令字的解析;所受接口的核心控制單元是數據的正確讀寫與發送等基本通訊功能,以及1553功能寄存器的讀寫,用以配置1553設備為BC、RT或BM。
4.根據權利要求2所述一種基于FPGA的1553B總線協議的多功能接口系統,其特征在于,所述1553B的輸入、輸出信號線采用與或邏輯門電路接入到port端口進行輸入輸出。
5.根據權利要求2所述一種基于FPGA的1553B總線協議的多功能接口系統,其特征在于,所述1553B系統的存儲空間分為寄存器空間和數據存儲空間。
6.根據權利要求1所述一種基于FPGA的1553B總線協議的多功能接口系統,其特征在于,所述ARM采用雙核ARMCortex-A9用于整個系統的控制管理,接收并處理來自PL端的1553信號及跟PC機的通訊。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于棗莊學院,未經棗莊學院許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202210707077.7/1.html,轉載請聲明來源鉆瓜專利網。





