[發(fā)明專利]移位寄存器單元、柵極驅(qū)動電路及顯示裝置在審
| 申請?zhí)枺?/td> | 202210458671.7 | 申請日: | 2018-05-31 |
| 公開(公告)號: | CN114677965A | 公開(公告)日: | 2022-06-28 |
| 發(fā)明(設(shè)計)人: | 馮雪歡;李永謙 | 申請(專利權(quán))人: | 京東方科技集團股份有限公司;合肥鑫晟光電科技有限公司 |
| 主分類號: | G09G3/3208 | 分類號: | G09G3/3208;G09G3/3266;G11C19/28 |
| 代理公司: | 北京市柳沈律師事務(wù)所 11105 | 代理人: | 彭久云;侯鑒玻 |
| 地址: | 100015 *** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 移位寄存器 單元 柵極 驅(qū)動 電路 顯示裝置 | ||
一種移位寄存器單元、柵極驅(qū)動電路及顯示裝置,在該移位寄存器單元中,消隱輸入電路將消隱上拉信號輸入到上拉節(jié)點;顯示輸入電路將顯示上拉信號輸入到上拉節(jié)點;輸出電路將復合輸出信號輸出至輸出端;下拉電路對上拉節(jié)點和輸出端降噪;第一下拉控制電路對下拉節(jié)點的電平進行控制;第二下拉控制電路對下拉節(jié)點的電平進行控制。消隱輸入電路的隔離子電路將消隱上拉信號輸入到上拉節(jié)點。在隔離子電路中,第一隔離晶體管的柵極和上拉控制節(jié)點連接,第二極和第二隔離晶體管的第一極連接,柵極和第一時鐘信號端連接;第二隔離晶體管的第二極和上拉節(jié)點連接。預設(shè)防漏電電路包括第一預設(shè)防漏電晶體管。該移位寄存器單元防止閾值電壓漂移影響輸出信號。
技術(shù)領(lǐng)域
本公開的實施例涉及一種移位寄存器單元、柵極驅(qū)動電路及顯示裝置。
背景技術(shù)
在顯示技術(shù)領(lǐng)域,例如液晶顯示面板或有機發(fā)光二極管(Organic LightEmitting Diode,OLED)顯示面板的像素陣列通常包括多行柵線和與之交錯的多列數(shù)據(jù)線。對柵線的驅(qū)動可以通過柵極驅(qū)動電路實現(xiàn)。柵極驅(qū)動電路通常集成在柵極驅(qū)動芯片(GateIC)中。在IC設(shè)計中芯片的面積是影響芯片成本的主要因素,如何有效地減小芯片面積是技術(shù)開發(fā)人員需要著重考慮的問題。
發(fā)明內(nèi)容
本公開至少一個實施例提供一種移位寄存器單元,包括消隱輸入電路、顯示輸入電路、輸出電路、下拉電路、第一下拉控制電路和第二下拉控制電路;其中,所述消隱輸入電路配置為根據(jù)消隱輸入信號在一幀的消隱時段將消隱上拉信號輸入到上拉節(jié)點;所述顯示輸入電路配置為響應(yīng)于顯示輸入信號在一幀的顯示時段將顯示上拉信號輸入到所述上拉節(jié)點;所述輸出電路配置為在所述上拉節(jié)點的電平的控制下,將復合輸出信號輸出至輸出端;所述下拉電路配置為在下拉節(jié)點的電平的控制下,對所述上拉節(jié)點和所述輸出端進行降噪;所述第一下拉控制電路配置為在所述上拉節(jié)點的電平的控制下,對所述下拉節(jié)點的電平進行控制;所述第二下拉控制電路配置為響應(yīng)于消隱下拉控制信號對所述下拉節(jié)點的電平進行控制。
例如,在本公開一實施例提供的移位寄存器單元包括第三下拉控制電路,其中,所述第三下拉控制電路配置為響應(yīng)于顯示下拉控制信號對所述下拉節(jié)點的電平進行控制。
例如,在本公開一實施例提供的移位寄存器單元中,所述第二下拉控制電路包括第一晶體管,所述消隱下拉控制信號包括第一時鐘信號;所述第一晶體管的柵極配置為和第一時鐘信號端連接以接收所述第一時鐘信號,所述第一晶體管的第一極配置為和所述下拉節(jié)點連接,所述第一晶體管的第二極配置為接收第一電壓端的第一電壓。
例如,在本公開一實施例提供的移位寄存器單元中,所述第二下拉控制電路還包括第二晶體管,所述消隱下拉控制信號還包括第一控制信號;所述第二晶體管的柵極配置為和第一控制信號端連接以接收所述第一控制信號,所述第二晶體管的第一極配置為和所述第一晶體管的第二極連接,所述第二晶體管的第二極配置為和所述第一電壓端連接以接收所述第一電壓。
例如,在本公開一實施例提供的移位寄存器單元中,所述第三下拉控制電路包括第三晶體管;所述第三晶體管的柵極配置為和顯示下拉控制信號端連接以接收所述顯示下拉控制信號,所述第三晶體管的第一極配置為和所述下拉節(jié)點連接,所述第三晶體管的第二極配置為和第一電壓端連接以接收第一電壓。
例如,在本公開一實施例提供的移位寄存器單元中,所述消隱輸入電路包括:充電子電路,配置為響應(yīng)于第二時鐘信號將所述消隱輸入信號輸入到上拉控制節(jié)點;存儲子電路,配置為存儲所述充電子電路輸入的所述消隱輸入信號;隔離子電路,配置為在所述上拉控制節(jié)點的電平和第一時鐘信號的控制下,將所述消隱上拉信號輸入到所述上拉節(jié)點。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于京東方科技集團股份有限公司;合肥鑫晟光電科技有限公司,未經(jīng)京東方科技集團股份有限公司;合肥鑫晟光電科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202210458671.7/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:一種棒材直線度檢測設(shè)備
- 下一篇:輸砂裝置及壓裂設(shè)備





