[發明專利]一種基于TFET的主從觸發器在審
| 申請號: | 202111307187.6 | 申請日: | 2021-11-05 |
| 公開(公告)號: | CN114050807A | 公開(公告)日: | 2022-02-15 |
| 發明(設計)人: | 盧文娟;趙宇昕;彭春雨;朱志國;吳秀龍;藺智挺;陳軍寧 | 申請(專利權)人: | 安徽大學;合肥市微電子研究院有限公司 |
| 主分類號: | H03K3/3562 | 分類號: | H03K3/3562 |
| 代理公司: | 北京凱特來知識產權代理有限公司 11260 | 代理人: | 鄭立明;李闖 |
| 地址: | 230601 安徽*** | 國省代碼: | 安徽;34 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 基于 tfet 主從觸發器 | ||
1.一種基于TFET的主從觸發器,其特征在于,包括主觸發器和從觸發器;
所述主觸發器包括五個NTFET晶體管和五個PTFET晶體管,這五個NTFET晶體管依次記為N1~N5,這五個PTFET晶體管依次記為P1~P5;
該主從觸發器的觸發器信號輸入端D作為主觸發器信號輸入,與PTFET晶體管P1的柵極、NTFET晶體管N2的柵極電連接;
PTFET晶體管P1的源極與電源VDD電連接,而PTFET晶體管P1的漏極與PTFET晶體管P2的源極電連接;
PTFET晶體管P2的柵極為時鐘信號輸入端,接入時鐘信號CLK,而PTFET晶體管P2的漏極與NTFET晶體管N1的漏極、PTFET晶體管P3的柵極、NTFET晶體管N3的柵極、PTFET晶體管P5的漏極、NTFET晶體管N4的漏極電連接;
NTFET晶體管N1的柵極為反相時鐘信號輸入端,接入反相時鐘信號CLKB,而NTFET晶體管N1的源極與NTFET晶體管N2的漏極電連接;
NTFET晶體管N2的源極接地;
PTFET晶體管P3的源極與電源VDD電連接,而PTFET晶體管P3的漏極與NTFET晶體管N3的漏極、PTFET晶體管P4的柵極、NTFET晶體管N5的柵極電連接并且連接端為主觸發器信號輸出端Q1;NTFET晶體管N3的源極接地;
PTFET晶體管P4的源極與電源VDD電連接,而PTFET晶體管P4的漏極與PTFET晶體管P5的源極電連接;
PTFET晶體管P5的柵極為反相時鐘信號輸入端,接入反相時鐘信號CLKB;
NTFET晶體管N4的柵極為時鐘信號輸入端,接入時鐘信號CLK,而NTFET晶體管N4的源極與NTFET晶體管N5的漏極電連接;NTFET晶體管N5的源極接地;
所述從觸發器包括五個NTFET晶體管和五個PTFET晶體管,這五個NTFET晶體管依次記為N6~N10,這五個PTFET晶體管依次記為P6~P10;
所述主觸發器信號輸出端Q1作為從觸發器信號輸入,與PTFET晶體管P6的柵極、NTFET晶體管N7的柵極電連接;
PTFET晶體管P6的源極與電源VDD電連接,而PTFET晶體管P6的漏極與PTFET晶體管P7的源極電連接;
PTFET晶體管P7的柵極為反相時鐘信號輸入端,接入反相時鐘信號CLKB,而PTFET晶體管P7的漏極與NTFET晶體管N6的漏極、PTFET晶體管P8的柵極、NTFET晶體管N8的柵極、PTFET晶體管P10的漏極、NTFET晶體管N9的漏極電連接;
NTFET晶體管N6的柵極為時鐘信號輸入端,接入時鐘信號CLK,而NTFET晶體管N6的源極與NTFET晶體管N7的漏極電連接;
NTFET晶體管N7的源極接地;
PTFET晶體管P8的源極與電源VDD電連接,而PTFET晶體管P8的漏極與NTFET晶體管N8的漏極、PTFET晶體管P9的柵極、NTFET晶體管N10的柵極電連接并且連接端為該主從觸發器的觸發器信號輸出端Q;NTFET晶體管N8的源極接地;
PTFET晶體管P9的源極與電源VDD電連接,而PTFET晶體管P9的漏極與PTFET晶體管P10的源極電連接;
PTFET晶體管P10的柵極為時鐘信號輸入端,接入時鐘信號CLK;
NTFET晶體管N9的柵極為反相時鐘信號輸入端,接入反相時鐘信號CLKB,而NTFET晶體管N9的源極與NTFET晶體管N10的漏極電連接;
NTFET晶體管N10的源極接地。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于安徽大學;合肥市微電子研究院有限公司,未經安徽大學;合肥市微電子研究院有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202111307187.6/1.html,轉載請聲明來源鉆瓜專利網。





