[發明專利]靈活總線協議協商和啟用序列在審
| 申請號: | 202110724700.5 | 申請日: | 2019-04-04 |
| 公開(公告)號: | CN113434446A | 公開(公告)日: | 2021-09-24 |
| 發明(設計)人: | D·達斯夏爾馬;M·C·耶恩;P·J·巴拉德瓦杰;B·A·坦南特;M·韋格 | 申請(專利權)人: | 英特爾公司 |
| 主分類號: | G06F13/40 | 分類號: | G06F13/40;G06F13/20;G06F13/42 |
| 代理公司: | 永新專利商標代理有限公司 72002 | 代理人: | 劉瑜 |
| 地址: | 美國加*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 靈活 總線 協議 協商 啟用 序列 | ||
系統、方法和設備可以涉及主機設備,該主機設備包括根復合體、鏈路和耦合到總線鏈路的互連協議棧。互連協議棧可以包括復用邏輯和物理層邏輯,復用邏輯用于選擇快速外圍組件互連(PCIe)上層模式或加速器鏈路協議上層模式中的一個,PCIe上層模式或加速器鏈路協議上層模式用于通過鏈路進行通信,物理層邏輯用于確定與PCIe上層模式或加速器鏈路協議上層模式中的一者或兩者相關聯的一個或多個低延遲特征。
本申請是2019年4月4日提交的申請號為201910271412.1的同名專利申請的分案申請。
對相關申請的引用
本申請要求享有于2018年5月4日提交的美國臨時專利申請第62/667,324號的權益,其全部內容通過引用并入本文。
背景技術
計算系統典型地包括多個互連以促進系統組件(例如,處理器和存儲器)之間的通信。另外,互連還可以用于支持插件設備,例如,輸入/輸出(IO)設備和擴展卡。此外,不同的細分市場需要不同的互連架構,以滿足市場需求和不同的互連連接。典型互連的非限制性示例可以包括快速外圍組件互連(PCIe)、設備內互連(IDI)和ultra-path互連(UPI或UPI)。
附圖說明
圖1是根據一個實施例的包括用于連接計算機系統中的I/O設備的串行點對點互連的系統的簡化框圖的示意圖。
圖2是根據一個實施例的分層協議棧的簡化框圖的示意圖。
圖3是事務描述符的實施例的示意圖。
圖4是串行點對點鏈路的實施例的示意圖。
圖5是根據本公開的實施例的包括連接的加速器的處理系統的示意圖。
圖6是根據本公開的實施例的示例計算系統的示意圖。
圖7是根據本公開的實施例的示例靈活總線(flex bus)棧的示意圖。
圖8A是根據本公開的實施例的用于確定一個或多個特征以啟用使用PCIe交替協議協商的過程流程圖。
圖8B是示出示例鏈路訓練狀態機中的子狀態的圖。
圖9是根據各種實施例的可以具有多于一個核心、可以具有集成存儲器控制器并且可以具有集成圖形的處理器的框圖。
圖10描繪了根據本公開的一個實施例的系統的框圖。
圖11描繪了根據本公開的實施例的更具體的第一示例性系統的框圖。
圖12描繪了根據本公開的實施例的更具體的第二示例性系統1300的框圖。
圖13描繪了根據本公開的實施例的SoC的框圖。
圖14是根據公開內容的實施例的對比使用軟件指令變換器將源指令集中的二進制指令變換為目標指令集中的二進制指令的框圖。
具體實施方式
在以下說明書中闡述了許多具體細節,例如,特定類型的處理器和系統配置、特定硬件結構、特定架構和微架構細節、特定寄存器配置、特定指令類型、特定系統組件、特定處理器管線階段、特定互連層、特定分組/事務配置、特定事務名稱、特定協議交換、特定鏈路寬度、特定實現方式和操作等的示例,以便提供對本公開的透徹理解。然而,對于本領域技術人員可以顯而易見的是,不一定需要采用這些具體細節來實踐本公開的主題。在其他實例中,避免對以下已知的組件或方法進行詳細描述以免不必要地模糊本公開:例如,特定和替代的處理器架構、用于所描述的算法的特定邏輯電路/代碼、特定固件代碼、低級別互連操作、特定邏輯配置、特定制造技術和材料、特定編譯器實現方式、代碼形式的特定算法表達、特定掉電和門控技術/邏輯以及計算機系統的其他特定操作細節。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英特爾公司,未經英特爾公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110724700.5/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種檢查井砌鋪裝置
- 下一篇:透鏡驅動裝置、照相裝置及電子設備





