[發明專利]一種斷電關閉電路、斷電關閉芯片及開關芯片在審
| 申請號: | 202110443449.5 | 申請日: | 2021-04-23 |
| 公開(公告)號: | CN113114195A | 公開(公告)日: | 2021-07-13 |
| 發明(設計)人: | 王飛;梁福煥;鄭鯤鯤;王云;薛靜;羅家鴻 | 申請(專利權)人: | 廣東省大灣區集成電路與系統應用研究院 |
| 主分類號: | H03K17/687 | 分類號: | H03K17/687 |
| 代理公司: | 北京集佳知識產權代理有限公司 11227 | 代理人: | 趙曉榮 |
| 地址: | 510535 廣東省廣*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 斷電 關閉 電路 芯片 開關 | ||
1.一種斷電關閉電路,其特征在于,用于連接目標金屬氧化物半導體場效應晶體管MOS,所述目標MOS為增強型NMOS,所述斷電關閉電路包括:第一端口、第二端口、第三端口和第四端口;
所述第一端口用于連接所述目標MOS的柵極,所述第二端口用于連接所述目標MOS的源極,所述第三端口用于連接驅動電源,所述第四端口用于連接驅動信號;
所述斷電關閉電路,用于當所述驅動電源未起電或所述驅動信號為低電平時,控制所述目標MOS的柵極電壓和所述目標MOS的源極電壓相等;以及當所述驅動電源起電且所述驅動信號為高電平時,使所述第一端口和所述第二端口在所述斷電關閉電路內斷路。
2.根據權利要求1所述的斷電關閉電路,其特征在于,斷電關閉電路還包括:第一電阻、第二電阻、第一NMOS、第二NMOS、第三NMOS和第四NMOS;
所述第一NMOS和第二NMOS為耗盡型NMOS,所述第三NMOS和第四NMOS為增強型NMOS;
所述第一NMOS的漏極連接所述第二NMOS的源極和所述第三NMOS的源極,所述第一NMOS的柵極連接所述第二NMOS的柵極和所述第四NMOS漏極,所述第一NMOS的源極連接所述第一電阻的第一端和所述第二NMOS的襯底,所述第一NMOS的襯底連接所述第一NMOS的源極;
所述第二NMOS的漏極連接所述第一端口;
所述第三NMOS的漏極連接所述驅動電源,所述第三NMOS的柵極連接所述驅動信號,所述第三NMOS的襯底連接所述第四NMOS的源極;
所述第四NMOS的柵極連接所述驅動信號,所述第四NMOS的源極連接所述第二端口,所述第四NMOS的襯底連接所述第四NMOS的源極;
所述第一電阻的第二端連接所述第二電阻的第一端和所述第四NMOS的漏極;
所述第二電阻的第二端連接所述第二端口。
3.根據權利要求2所述的斷電關閉電路,其特征在于,所述斷電關閉電路還包括第五NMOS;
所述第五NMOS為增強型NMOS;
所述第五NMOS的漏極連接所述第一端口,所述第五NMOS的柵極連接所述第一電阻的第二端,所述第五NMOS的源極連接所述第二端口。
4.根據權利要求3所述的斷電關閉電路,其特征在于,所述第一NMOS的閾值電壓與所述第五NMOS的閾值電壓的比值的絕對值,大于所述第一電阻和第二電阻的電阻值的比值。
5.根據權利要求1-4中任一項所述的斷電關閉電路,其特征在于,所述驅動電源的電壓為所述第二端口的電壓加5V。
6.一種斷電關閉芯片,其特征在于,所述斷電關閉芯片包括權利要求1-5中任一項所述的斷電關閉電路,還包括第一管腳、第二管腳、第三管腳和第四管腳;
所述第一管腳,用于連接所述第一端口;
所述第二管腳,用于連接所述第二端口;
所述第三管腳,用于連接所述第三端口;
所述第四管腳,用于連接所述第四端口。
7.一種開關芯片,其特征在于,所述開關芯片包括權利要求1-5中任一項所述的斷電關閉電路,還包括:所述目標MOS、第一管腳、第二管腳、第三管腳、第四管腳和第五管腳;
所述第一管腳在所述開關芯片內部連接所述目標MOS的漏極;
所述第二管腳在所述開關芯片內部連接所述目標MOS的源極;
所述第三管腳,用于連接所述第三端口;
所述第四管腳,用于連接所述第四端口;
所述第五管腳在所述開關芯片內部連接所述目標MOS的柵極。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于廣東省大灣區集成電路與系統應用研究院,未經廣東省大灣區集成電路與系統應用研究院許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110443449.5/1.html,轉載請聲明來源鉆瓜專利網。





