[發明專利]像素電路、其計算實際強度值的方法及像素陣列在審
| 申請號: | 202110348573.3 | 申請日: | 2021-03-31 |
| 公開(公告)號: | CN113763870A | 公開(公告)日: | 2021-12-07 |
| 發明(設計)人: | 姚文翰 | 申請(專利權)人: | 原相科技股份有限公司 |
| 主分類號: | G09G3/32 | 分類號: | G09G3/32 |
| 代理公司: | 北京潤平知識產權代理有限公司 11283 | 代理人: | 肖冰濱;王曉曉 |
| 地址: | 中國臺灣新竹科學*** | 國省代碼: | 臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 像素 電路 計算 實際 強度 方法 陣列 | ||
1.一種像素電路,該像素電路包含:
第一電路,該第一電路包含:
光二極管,該光二極管用于在曝光期間進行曝光;
轉移晶體管;及
第一電容,該第一電容用于通過所述轉移晶體管儲存所述光二極管產生的電荷以產生第一電壓值;以及
第二電路,該第二電路包含:
控制電路,該控制電路連接所述第一電容,用于在所述轉移晶體管被導通以將所述光二極管產生的所述電荷轉移至所述第一電容之前,根據所述第一電容上的電壓降產生控制信號;及
計時電路,該計時電路連接所述控制電路,用于根據所述控制信號決定所述計時電路內的第二電容的放電時間,以產生第二電壓值,
其中,所述第一電壓值與光強度相關,而所述第二電壓值與溢位時間相關。
2.根據權利要求1所述的像素電路,其中所述計時電路包含:
所述第二電容;
定電流源;及
控制晶體管,該控制晶體管連接于所述定電流源及所述第二電容之間,用于根據所述控制信號關閉所述定電流源對所述第二電容的放電。
3.根據權利要求2所述的像素電路,其中,
當所述光二極管在所述曝光期間中發生溢位時,所述控制電路根據所述控制信號控制所述控制晶體管相對所述溢位關閉所述定電流源對所述第二電容的所述放電,及
當所述光二極管在所述曝光期間中未發生所述溢位時,所述定電流源對所述第二電容放電至所述曝光期間結束。
4.根據權利要求2所述的像素電路,其中所述計時電路還包含:
重置晶體管,該重置晶體管用于在讀取期間重置所述第二電容的電位;及
讀取晶體管,該讀取晶體管用于在所述讀取期間讀出所述第二電容的所述第二電壓值,
其中,所述重置晶體管用于在所述讀取期間重置所述第二電容的所述電位,以在所述讀取期間中所述第二電容的所述重置的前后分別讀出電壓值來對所述第二電容進行相關性雙重取樣。
5.根據權利要求1所述的像素電路,其中所述第一電路還包含:
重置晶體管,該重置晶體管用于在重置期間重置所述第一電容的電位;及
讀取晶體管,該讀取晶體管用于在讀取期間讀出所述第一電容的所述第一電壓值,
其中,所述轉移晶體管用于在所述讀取期間轉移所述光二極管的所述電荷至所述第一電容,以在所述讀取期間中轉移電荷至所述第一電容的前后分別讀出電壓值來對所述第一電容進行相關性雙重取樣。
6.根據權利要求1所述的像素電路,其中所述第一電容及所述第二電容連接至相同的讀取線,且該讀取線依序讀出所述第二電壓值及所述第一電壓值。
7.一種像素陣列,該像素陣列包含:
多個正常像素及至少一個假像素,其中
所述多個正常像素的每一者包含:
第一電路,該第一電路包含:
光二極管,該光二極管用于在曝光期間進行曝光;
轉移晶體管;及
第一電容,該第一電容用于通過所述轉移晶體管儲存所述光二極管產生的電荷以產生第一電壓值;以及
第二電路,該第二電路包含:
控制電路,該控制電路連接所述第一電容,用于在所述轉移晶體管被導通以將所述光二極管產生的所述電荷轉移至所述第一電容之前,根據所述第一電容上的電壓降產生控制信號;及
計時電路,該計時電路連接所述控制電路,用于根據所述控制信號決定所述計時電路內的第二電容的放電時間,以產生第二電壓值;
其中,所述至少一個假像素與所述正常像素具有相同電路結構,且所述至少一個假像素的第二電容用于產生參考電壓值;及
其中,所述第一電壓值與所述參考電壓值及所述第二電壓值的比值的乘積用作為實際強度值。
8.根據權利要求7所述的像素陣列,其中所述至少一個假像素上覆蓋有不透光層,該不透光層使得所述至少一個假像素的光二極管在所述曝光期間無法被曝光。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于原相科技股份有限公司,未經原相科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110348573.3/1.html,轉載請聲明來源鉆瓜專利網。





