[發(fā)明專利]信號輸出電路和延時信號輸出電路在審
| 申請?zhí)枺?/td> | 202110256939.4 | 申請日: | 2021-03-09 |
| 公開(公告)號: | CN115051697A | 公開(公告)日: | 2022-09-13 |
| 發(fā)明(設計)人: | 王佳 | 申請(專利權)人: | 長鑫存儲技術(上海)有限公司 |
| 主分類號: | H03K17/28 | 分類號: | H03K17/28;H03K19/0175 |
| 代理公司: | 上海晨皓知識產(chǎn)權代理事務所(普通合伙) 31260 | 代理人: | 成麗杰 |
| 地址: | 200051 上海市長寧區(qū)虹橋路143*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 信號 輸出 電路 延時 | ||
本申請實施例提供一種信號輸出電路和延時信號輸出電路,其中,信號輸出電路,包括:第一控制模塊,接收第一脈沖信號和輸入信號,并輸出第一調整信號,第一調整信號的第一預設沿相對于輸入信號的上升沿具有第一延遲;第二控制模塊,接收第二脈沖信號和輸入信號,并輸出第二調整信號,第二調整信號的第二預設沿相對于輸入信號的下降沿具有第二延遲;信號輸出模塊,接收第一調整信號和第二調整信號,并輸出延時輸出信號,延時輸出信號的上升沿基于第一調整信號的第一預設沿產(chǎn)生,延時輸出信號的下降沿基于第二調整信號的第二預設沿產(chǎn)生;本申請實施例以產(chǎn)生延遲可控的延時信號,且電路版圖的面積小,電路的功耗小。
技術領域
本申請涉及半導體電路設計領域,特別涉及一種信號輸出電路和延時信號輸出電路。
背景技術
在半導體電路設計中,經(jīng)常會用到等間距交錯(Stagger)信號,等間距交錯信號指每間隔固定延遲產(chǎn)生的信號。
對于同步信號而言,通常借助時鐘信號來產(chǎn)生等間距交錯信號;對于異步信號而言,通過插入延時單元(delay cell)來產(chǎn)生所需的等間距交錯信號,信號之間的延遲可以根據(jù)需求插入相應的延時單元實現(xiàn)。其中,采用同步信號產(chǎn)生等間距交錯信號的方式,等間距交錯信號之間的延遲是時鐘周期的整數(shù)倍,等間距交錯信號之間延遲大小的可控性差;采用異步信號產(chǎn)生等間距交錯信號的方式,雖然信號之間的延遲可控性好,但會明顯增大形成的電路版圖的面積和電路的功耗。
然而申請人發(fā)現(xiàn),通過脈沖信號的周期來調整等間距交錯信號的信號延遲可以減小電路版圖的面積和電路的功耗,且信號之間的延遲無需為時鐘周期的整數(shù)倍,如何根據(jù)脈沖信號產(chǎn)生延時輸出信號,是優(yōu)化等間距交錯信號產(chǎn)生方式的前提條件。
發(fā)明內容
本申請實施例提供一種信號輸出電路和延時信號輸出電路,用于根據(jù)第一脈沖信號和第二脈沖信號產(chǎn)生延遲可控的延時信號,且電路版圖的面積小,電路的功耗小。
為解決上述技術問題,本申請實施例提供了一種信號輸出電路,包括:第一控制模塊,接收第一脈沖信號和輸入信號,并輸出第一調整信號,第一調整信號的第一預設沿相對于輸入信號的上升沿具有第一延遲,第一延遲為第一脈沖信號的脈沖周期;第二控制模塊,接收第二脈沖信號和輸入信號,并輸出第二調整信號,第二調整信號的第二預設沿相對于輸入信號的下降沿具有第二延遲,第二延遲為第二脈沖信號的脈沖周期;信號輸出模塊,接收第一調整信號和第二調整信號,并輸出延時輸出信號,延時輸出信號的上升沿基于第一調整信號的第一預設沿產(chǎn)生,延時輸出信號的下降沿基于第二調整信號的第二預設沿產(chǎn)生。
與相關技術相比,根據(jù)第一脈沖信號和第二脈沖信號產(chǎn)生延遲可控的延時輸出信號,延時輸出信號相對于輸入信號而言,上升沿存在第一延遲,下降沿存在第二延遲;第一延遲為第一脈沖信號的脈沖周期,第二延遲為第二脈沖信號的脈沖周期,因此可以通過調整第一脈沖信號和第二脈沖信號脈沖周期的方式,調整延時輸出信號的延遲時間;同時,調整延時輸出信號的延遲時間無需接入更多延時單元,從而簡化電路結構,使得電路版圖的面積小,電路的功耗小。
另外,第一脈沖信號的脈沖周期和第二脈沖信號的脈沖周期相等。通過控制第一脈沖信號的脈沖周期和第二脈沖信號的脈沖周期一致,保證產(chǎn)生的延時輸出信號的上升沿和下降沿的延遲時間一致,從而保證延時輸出信號是對輸入信號的延遲。
另外,第一脈沖信號的其中一個脈沖與輸入信號的上升沿對齊,第二脈沖信號存在一個脈沖與輸入信號的下降沿對齊。
另外,第一脈沖信號與第二脈沖信號為交錯脈沖信號。
另外,信號輸出模塊包括:第一接收單元,接收第一脈沖信號和第一調整信號,并在第一調整信號為有效電平期間,生成第一脈沖控制信號,第一脈沖控制信號的脈沖相位與第一脈沖信號的脈沖相位相同;第二接收單元,接收第二脈沖信號和第二調整信號,并在第二調整信號為有效電平期間,生成第二脈沖控制信號,第二脈沖控制信號的脈沖相位與第二脈沖信號的脈沖相位相同;鎖存單元,接收第一脈沖控制信號和第二脈沖控制信號,并生成延時輸出信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于長鑫存儲技術(上海)有限公司,未經(jīng)長鑫存儲技術(上海)有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110256939.4/2.html,轉載請聲明來源鉆瓜專利網(wǎng)。





