[發明專利]DMA編程電路及基于DMA編程電路的編程方法在審
| 申請號: | 202011625752.9 | 申請日: | 2020-12-30 |
| 公開(公告)號: | CN112685344A | 公開(公告)日: | 2021-04-20 |
| 發明(設計)人: | 王世好;王偉 | 申請(專利權)人: | 合肥市芯海電子科技有限公司 |
| 主分類號: | G06F13/28 | 分類號: | G06F13/28;G06F9/50 |
| 代理公司: | 深圳市恒申知識產權事務所(普通合伙) 44312 | 代理人: | 趙勝寶 |
| 地址: | 230000 安徽省合肥市高新區創新*** | 國省代碼: | 安徽;34 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | dma 編程 電路 基于 方法 | ||
1.一種直接存儲訪問DMA編程電路,包括:CPU接口、Flash控制器以及Flash存儲器,所述CPU接口用于獲取處理器控制信號且所述CPU接口與所述Flash控制器之間具有第一數據通道,其特征在于,所述DMA編程電路還包括:DMA接口、數據復用器及控制復用器;
所述DMA接口,用于獲取DMA控制信號,且所述DMA接口與所述Flash控制器之間具有第二數據通道;
所述控制復用器,用于對所述DMA控制信號與所述處理器控制信號進行選擇;
所述數據復用器,用于對所述第一數據通道與所述第二數據通道進行擇一選通;
所述Flash控制器,用于根據所述DMA控制信號和所述第二數據通道將來自所述DMA接口的編程數據寫入所述Flash存儲器,或者,根據所述處理器控制信號和所述第一數據通道將來自所述CPU接口的編程數據寫入所述Flash存儲器。
2.如權利要求1所述的DMA編程電路,其特征在于,所述Flash控制器還用于對所述DMA控制信號進行校驗,并在所述DMA控制信號的校驗結果為正確時,控制所述DMA接口獲取所述編程數據并通過所述第二數據通道將所述編程數據寫入所述Flash存儲器。
3.如權利要求1所述的DMA編程電路,其特征在于,所述數據復用器的第一輸入端通過所述第一數據通道與所述CPU接口電連接,所述數據復用器的第二輸入端通過所述第二數據通道與所述DMA接口電連接,所述數據復用器的輸出端與所述Flash控制器電連接,所述數據復用器用于將所述第一輸入端和第二輸入端擇一與所述輸出端連接,以對所述第一數據通道和所述第二數據通道進行擇一選通。
4.如權利要求1所述的DMA編程電路,其特征在于,所述控制復用器的第一輸入端與所述CPU接口電連接,所述控制復用器的第二輸入端與所述DMA接口電連接,所述控制復用器的輸出端與所述Flash控制器電連接,所述控制復用器用于將所述第一輸入端和第二輸入端擇一與所述輸出端連接,以對所述DMA控制信號與所述處理器控制信號進行擇一輸出。
5.如權利要求2所述的DMA編程電路,其特征在于,所述DMA接口具有反饋端,所述反饋端與所述Flash控制器相連接,且用于接收所述Flash控制器發送的編程狀態反饋信息,所述DMA接口還用于根據所述編程狀態反饋信息控制所述編程數據的數據流。
6.如權利要求1-5任一項所述的DMA編程電路,其特征在于,所述DMA編程電路還包括DMA控制器,所述DMA控制器的輸出端與所述DMA接口連接,所述DMA控制器用于將所述編程數據搬運至所述DMA接口,以使所述DMA接口通過所述第二數據通道將所述編程數據寫入所述Flash存儲器。
7.一種基于DMA編程電路的編程方法,其特征在于,所述編程方法包括:
獲取DMA控制信號及處理器控制信號;
對所述DMA控制信號及所述處理器控制信號進行選擇;
對第一數據通道及第二數據通道進行擇一選通;
根據選擇的所述DMA控制信號和所述第二數據通道將來自DMA接口的編程數據寫入所述Flash存儲器,或者,根據選擇的所述處理器控制信號和所述第一數據通道將來自CPU接口的編程數據寫入所述Flash存儲器。
8.如權利要求7所述的DMA編程電路的編程方法,其特征在于,所述方法還包括:
對所述DMA控制信號進行校驗處理;
當所述DMA控制信號的校驗結果為正確時,控制所述DMA接口獲取編程數據。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于合肥市芯海電子科技有限公司,未經合肥市芯海電子科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011625752.9/1.html,轉載請聲明來源鉆瓜專利網。





