[發(fā)明專利]一種復(fù)合電流源噪聲的建模方法在審
| 申請?zhí)枺?/td> | 202011604849.1 | 申請日: | 2020-12-30 |
| 公開(公告)號: | CN112613185A | 公開(公告)日: | 2021-04-06 |
| 發(fā)明(設(shè)計)人: | 陳水瓏;王靜;董森華 | 申請(專利權(quán))人: | 北京華大九天科技股份有限公司 |
| 主分類號: | G06F30/20 | 分類號: | G06F30/20 |
| 代理公司: | 北京德崇智捷知識產(chǎn)權(quán)代理有限公司 11467 | 代理人: | 王金雙 |
| 地址: | 100102 北京*** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 復(fù)合 電流 噪聲 建模 方法 | ||
1.一種復(fù)合電流源噪聲的建模方法,其特征在于,包括以下步驟:
根據(jù)庫中單元的管腳和時序信息獲取基本噪聲模型結(jié)構(gòu);
分析單元的電路結(jié)構(gòu)獲取通道連接塊的相關(guān)信息;
根據(jù)通道連接塊的相關(guān)信息對全單元電路進行動態(tài)仿真,獲得噪聲模型所需參數(shù);
根據(jù)獲取的參數(shù)信息建立完整噪聲模型,完成單元庫建模。
2.根據(jù)權(quán)利要求1所述的復(fù)合電流源噪聲的建模方法,其特征在于,所述根據(jù)庫中單元的管腳和時序信息獲取基本噪聲模型結(jié)構(gòu)的步驟,還包括,針對不同單元庫,根據(jù)單元所有輸入和輸出管腳,建立通道連接塊,確定基本噪聲模型的結(jié)構(gòu)。
3.根據(jù)權(quán)利要求1所述的復(fù)合電流源噪聲的建模方法,其特征在于,所述分析單元的電路結(jié)構(gòu)獲取通道連接塊的相關(guān)信息的步驟,還包括,根據(jù)電路結(jié)構(gòu)對單元電路進行分析,獲取單元的通道連接塊相關(guān)信息,確定所有階段晶體管的關(guān)斷狀態(tài)。
4.根據(jù)權(quán)利要求3所述的復(fù)合電流源噪聲的建模方法,其特征在于,所述電路結(jié)構(gòu)包括晶體管電容電阻的連接關(guān)系,不同的電路結(jié)構(gòu)對應(yīng)不同的噪聲模型結(jié)構(gòu)。
5.根據(jù)權(quán)利要求1所述的復(fù)合電流源噪聲的建模方法,其特征在于,所述根據(jù)通道連接塊的相關(guān)信息對全單元電路進行動態(tài)仿真,獲得噪聲模型所需參數(shù)的步驟,還包括,對全單元電路建立仿真網(wǎng)表,關(guān)斷不在當(dāng)前通道連接塊里的晶體管,進行動態(tài)仿真,獲得噪聲模型所需參數(shù)。
6.根據(jù)權(quán)利要求5所述的復(fù)合電流源噪聲的建模方法,其特征在于,還包括,所述關(guān)斷不在當(dāng)前通道連接塊里的晶體管的步驟,還包括,關(guān)斷第一階段的內(nèi)部輸出節(jié)點連接的不在通道連接塊里的晶體管,以及最后階段的內(nèi)部輸入節(jié)點連接的前一級不在通道連接塊里的晶體管。
7.一種電子設(shè)備,其特征在于,包括存儲器和處理器,所述存儲器上儲存有在所述處理器上運行的計算機程序,所述處理器運行所述計算機程序時執(zhí)行權(quán)利要求1至6任一項所述的復(fù)合電流源噪聲的建模方法的步驟。
8.一種計算機可讀存儲介質(zhì),其上存儲有計算機程序,其特征在于,所述計算機程序運行時執(zhí)行權(quán)利要求1至6任一項所述的復(fù)合電流源噪聲的建模方法的步驟。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于北京華大九天科技股份有限公司,未經(jīng)北京華大九天科技股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011604849.1/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





