[發(fā)明專利]一種存儲(chǔ)器的真實(shí)建模驗(yàn)證方法、裝置、存儲(chǔ)介質(zhì)和終端有效
| 申請?zhí)枺?/td> | 202011552567.1 | 申請日: | 2020-12-24 |
| 公開(公告)號: | CN112464498B | 公開(公告)日: | 2021-11-09 |
| 發(fā)明(設(shè)計(jì))人: | 張新展;陳勝源;朱雨萌;張宇 | 申請(專利權(quán))人: | 芯天下技術(shù)股份有限公司 |
| 主分類號: | G06F30/20 | 分類號: | G06F30/20 |
| 代理公司: | 佛山市海融科創(chuàng)知識(shí)產(chǎn)權(quán)代理事務(wù)所(普通合伙) 44377 | 代理人: | 陳志超;唐敏珊 |
| 地址: | 518000 廣東省深圳市龍崗區(qū)園山街*** | 國省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 存儲(chǔ)器 真實(shí) 建模 驗(yàn)證 方法 裝置 存儲(chǔ) 介質(zhì) 終端 | ||
1.一種存儲(chǔ)器的真實(shí)建模驗(yàn)證方法,其特征在于,具體包括以下步驟:
使用Verilog代碼對非易失存儲(chǔ)器的memory cell進(jìn)行建模,建立一個(gè)容量與非易失存儲(chǔ)器一致的數(shù)組,數(shù)組內(nèi)設(shè)置有若干個(gè)bit,每個(gè)bit對應(yīng)非易失存儲(chǔ)器內(nèi)的一個(gè)cell,該數(shù)組即為memory cell模型;
接收操作指令,隨機(jī)生成一個(gè)隨機(jī)操作次數(shù);
根據(jù)操作指令和隨機(jī)操作次數(shù)對memory cell模型內(nèi)對應(yīng)的地址執(zhí)行相應(yīng)操作;
判斷操作次數(shù)是否達(dá)到隨機(jī)操作次數(shù),
是,則使memory cell模型內(nèi)對應(yīng)的地址成功執(zhí)行所述操作指令;
否,則重復(fù)執(zhí)行根據(jù)操作指令和隨機(jī)操作次數(shù)對memory cell模型內(nèi)對應(yīng)的地址執(zhí)行相應(yīng)操作。
2.根據(jù)權(quán)利要求1所述的存儲(chǔ)器的真實(shí)建模驗(yàn)證方法,其特征在于,所述操作指令包括寫操作指令。
3.根據(jù)權(quán)利要求1所述的存儲(chǔ)器的真實(shí)建模驗(yàn)證方法,其特征在于,所述操作指令包括擦操作指令。
4.根據(jù)權(quán)利要求2所述的存儲(chǔ)器的真實(shí)建模驗(yàn)證方法,其特征在于,所述使memorycell模型內(nèi)對應(yīng)的地址成功執(zhí)行所述操作指令的過程如下:使memory cell模型內(nèi)對應(yīng)的地址寫為0。
5.根據(jù)權(quán)利要求3所述的存儲(chǔ)器的真實(shí)建模驗(yàn)證方法,其特征在于,所述使memorycell模型內(nèi)對應(yīng)的地址成功執(zhí)行所述操作指令的過程如下:使memory cell模型內(nèi)對應(yīng)的地址擦為1。
6.一種存儲(chǔ)器的真實(shí)建模驗(yàn)證裝置,其特征在于,包括:
建模模塊,使用Verilog代碼對非易失存儲(chǔ)器的memory cell進(jìn)行建模,建立一個(gè)容量與非易失存儲(chǔ)器一致的數(shù)組,數(shù)組內(nèi)設(shè)置有若干個(gè)bit,每個(gè)bit對應(yīng)非易失存儲(chǔ)器內(nèi)的一個(gè)cell,該數(shù)組即為memory cell模型;
操作次數(shù)生成模塊,接收操作指令,隨機(jī)生成一個(gè)隨機(jī)操作次數(shù);
操作執(zhí)行模塊,根據(jù)操作指令和隨機(jī)操作次數(shù)對memory cell模型內(nèi)對應(yīng)的地址執(zhí)行相應(yīng)操作;
判斷模塊,判斷操作次數(shù)是否達(dá)到隨機(jī)操作次數(shù);
操作指令成功模塊,使memory cell模型內(nèi)對應(yīng)的地址成功執(zhí)行所述操作指令。
7.根據(jù)權(quán)利要求6所述的存儲(chǔ)器的真實(shí)建模驗(yàn)證裝置,其特征在于,所述操作指令成功模塊包括:
寫操作指令成功模塊,使memory cell模型內(nèi)對應(yīng)的地址寫為0;
擦操作指令成功模塊,使memory cell模型內(nèi)對應(yīng)的地址擦為1。
8.一種存儲(chǔ)介質(zhì),其特征在于,所述存儲(chǔ)介質(zhì)中存儲(chǔ)有計(jì)算機(jī)程序,當(dāng)所述計(jì)算機(jī)程序在計(jì)算機(jī)上運(yùn)行時(shí),使得所述計(jì)算機(jī)執(zhí)行權(quán)利要求1至5任一項(xiàng)所述的方法。
9.一種終端,其特征在于,包括處理器和存儲(chǔ)器,所述存儲(chǔ)器中存儲(chǔ)有計(jì)算機(jī)程序,所述處理器通過調(diào)用所述存儲(chǔ)器中存儲(chǔ)的所述計(jì)算機(jī)程序,用于執(zhí)行權(quán)利要求1至5任一項(xiàng)所述的方法。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于芯天下技術(shù)股份有限公司,未經(jīng)芯天下技術(shù)股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011552567.1/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 用于控制非易失性存儲(chǔ)器的控制器
- 處理器、存儲(chǔ)器、計(jì)算機(jī)系統(tǒng)、系統(tǒng)LSI及其驗(yàn)證方法
- 存儲(chǔ)和檢索處理系統(tǒng)的數(shù)據(jù)的存儲(chǔ)器系統(tǒng)和性能監(jiān)視方法
- 用于控制半導(dǎo)體裝置的方法
- 存儲(chǔ)器存儲(chǔ)裝置及其測試方法
- 存儲(chǔ)器裝置及可促進(jìn)張量存儲(chǔ)器存取的方法
- 使用雙通道存儲(chǔ)器作為具有間隔的單通道存儲(chǔ)器
- 用于管理存儲(chǔ)器訪問操作的方法和系統(tǒng)
- 存儲(chǔ)器控制器、存儲(chǔ)裝置和存儲(chǔ)裝置的操作方法
- 具有部分組刷新的存儲(chǔ)器
- 一種面向制造領(lǐng)域的MDA建模工具的實(shí)現(xiàn)方法
- 一種基于統(tǒng)一建模環(huán)境的建模方法
- 一種統(tǒng)一建模平臺(tái)
- 用于管理數(shù)據(jù)建模的系統(tǒng)及其方法
- 建模裝置、建模方法以及建模程序
- 一種提供思維導(dǎo)圖式的模型評價(jià)方法和系統(tǒng)
- 一種動(dòng)態(tài)交互建模工具的實(shí)現(xiàn)方法及裝置
- 電力設(shè)備建模方法、裝置、計(jì)算機(jī)設(shè)備和存儲(chǔ)介質(zhì)
- 一種基于瀏覽器傳輸?shù)慕7椒把b置
- 數(shù)據(jù)建模方法、裝置、存儲(chǔ)介質(zhì)及處理器
- 驗(yàn)證系統(tǒng)、驗(yàn)證服務(wù)器、驗(yàn)證方法、驗(yàn)證程序、終端、驗(yàn)證請求方法、驗(yàn)證請求程序和存儲(chǔ)媒體
- 驗(yàn)證目標(biāo)系統(tǒng)的驗(yàn)證系統(tǒng)及其驗(yàn)證方法
- 驗(yàn)證設(shè)備、驗(yàn)證方法和驗(yàn)證程序
- 驗(yàn)證裝置、驗(yàn)證系統(tǒng)以及驗(yàn)證方法
- 驗(yàn)證方法、驗(yàn)證系統(tǒng)、驗(yàn)證設(shè)備及其程序
- 驗(yàn)證方法、用于驗(yàn)證的系統(tǒng)、驗(yàn)證碼系統(tǒng)以及驗(yàn)證裝置
- 圖片驗(yàn)證碼驗(yàn)證方法和圖片驗(yàn)證碼驗(yàn)證裝置
- 驗(yàn)證裝置、驗(yàn)證程序和驗(yàn)證方法
- 驗(yàn)證裝置、驗(yàn)證方法及驗(yàn)證程序
- 跨多個(gè)驗(yàn)證域的驗(yàn)證系統(tǒng)、驗(yàn)證方法、驗(yàn)證設(shè)備





