[發(fā)明專利]一種修正建立時(shí)間違反的方法、裝置及系統(tǒng)在審
| 申請(qǐng)?zhí)枺?/td> | 202011531396.4 | 申請(qǐng)日: | 2020-12-22 |
| 公開(公告)號(hào): | CN112564682A | 公開(公告)日: | 2021-03-26 |
| 發(fā)明(設(shè)計(jì))人: | 韋秋初;黃運(yùn)新 | 申請(qǐng)(專利權(quán))人: | 深圳大普微電子科技有限公司 |
| 主分類號(hào): | H03K17/28 | 分類號(hào): | H03K17/28 |
| 代理公司: | 深圳市深佳知識(shí)產(chǎn)權(quán)代理事務(wù)所(普通合伙) 44285 | 代理人: | 陳彥如 |
| 地址: | 518000 廣東省深圳市龍崗*** | 國(guó)省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 修正 建立 時(shí)間 違反 方法 裝置 系統(tǒng) | ||
1.一種修正建立時(shí)間違反的方法,其特征在于,包括:
S11:獲取同一時(shí)鐘域中觸發(fā)器到觸發(fā)器之間的建立時(shí)間違反路徑及路徑余量;
S12:計(jì)算所述建立時(shí)間違反路徑上的邏輯器件與和所述邏輯器件同類型的替換邏輯器件的延遲功耗權(quán)重比;
S13:按照所述延遲功耗權(quán)重比從大到小的順序依次將邏輯器件替換為替換邏輯器件,并在每次替換后將所述路徑余量更新為所述路徑余量與本次替換的替換邏輯器件的延遲減小量的和,直至更新后的路徑余量大于0或者所有所述邏輯器件均被替換完;
其中,所述邏輯器件的閾值電壓大于所述替換邏輯器件的閾值電壓,所述延遲功耗權(quán)重比與所述邏輯器件減去同類型的替換邏輯器件的功耗差呈負(fù)相關(guān),與所述同類型的替換邏輯器件減去邏輯器件的延遲差呈正相關(guān)。
2.如權(quán)利要求1所述的修正建立時(shí)間違反的方法,其特征在于,S12包括:
基于延遲功耗權(quán)重比關(guān)系式計(jì)算所述建立時(shí)間違反路徑上的邏輯器件與和所述邏輯器件同類型的替換邏輯器件的延遲功耗權(quán)重比;
所述延遲功耗權(quán)重比關(guān)系式為:
Ri=Di/Pi
其中,Ri為第i個(gè)邏輯器件及與其同類型的替換邏輯器件的延遲功耗權(quán)重比,Di為第i個(gè)邏輯器件的延遲減去與第i個(gè)邏輯器件同類型的替換邏輯器件的延遲得到的延遲差,Pi為與第i個(gè)邏輯器件同類型的替換邏輯器件的功耗減去第i個(gè)邏輯器件的功耗得到的功耗差,i為所述建立時(shí)間違反路徑上任意一個(gè)具有同類型的替換邏輯器件的邏輯器件。
3.如權(quán)利要求1所述的修正建立時(shí)間違反的方法,其特征在于,S12包括:
基于延遲功耗權(quán)重比關(guān)系式計(jì)算所述建立時(shí)間違反路徑上的邏輯器件與和所述邏輯器件同類型的替換邏輯器件的延遲功耗權(quán)重比;
所述延遲功耗權(quán)重比關(guān)系式為:
Ri=Di/Pi*Fi
其中,Ri為第i個(gè)邏輯器件及與其同類型的替換邏輯器件的延遲功耗權(quán)重比,Di為第i個(gè)邏輯器件的延遲減去與第i個(gè)邏輯器件同類型的替換邏輯器件的延遲得到的延遲差,Pi為與第i個(gè)邏輯器件同類型的替換邏輯器件的功耗減去第i個(gè)邏輯器件的功耗得到的功耗差,F(xiàn)i為第i個(gè)邏輯器件的扇出值,i為所述建立時(shí)間違反路徑上任意一個(gè)具有同類型的替換邏輯器件的邏輯器件。
4.如權(quán)利要求1所述的修正建立時(shí)間違反的方法,其特征在于,S13之前,還包括:
S14:判斷所述建立時(shí)間違反路徑中是否存在緩沖器,若是,進(jìn)入S15,否則,進(jìn)入S13;
S15:刪除緩沖器,并將所述路徑余量更新為所述路徑余量與所述緩沖器的延遲的和;
S16:判斷更新后的路徑余量是否大于0,若是,則判定建立時(shí)間違反修正成功,否則,進(jìn)入S13。
5.如權(quán)利要求1至4任一項(xiàng)所述的修正建立時(shí)間違反的方法,其特征在于,所述邏輯器件所屬類型中的器件按照閾值電壓從大到小的順序依次分為高閾值電壓器件、標(biāo)準(zhǔn)閾值電壓器件、低閾值電壓器件及超低閾值電壓器件;
S12包括:
S121:選擇所述建立時(shí)間違反路徑上的邏輯器件,其中,所述邏輯器件為其所屬類型中的非超低閾值電壓器件;
S122:確定所述邏輯器件所屬類型中的相鄰級(jí)閾值電壓器件為所述替換邏輯器件,所述相鄰級(jí)閾值電壓器件的閾值電壓小于所述邏輯器件的閾值電壓;
S123:計(jì)算所述邏輯器件與所述替換邏輯器件的延遲功耗權(quán)重比。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于深圳大普微電子科技有限公司,未經(jīng)深圳大普微電子科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011531396.4/1.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- 時(shí)間同步裝置、時(shí)間同步系統(tǒng)和時(shí)間同步方法
- 時(shí)間校準(zhǔn)裝置和時(shí)間校準(zhǔn)方法
- 時(shí)間同步系統(tǒng)及時(shí)間同步方法
- 時(shí)間同步方法、時(shí)間同步系統(tǒng)、時(shí)間主設(shè)備以及時(shí)間從設(shè)備
- 時(shí)間控制裝置和時(shí)間控制方法
- 時(shí)間測(cè)試電路及時(shí)間測(cè)試方法
- 時(shí)間的飛行時(shí)間
- 局部激活時(shí)間的時(shí)間變換
- 時(shí)間測(cè)量電路、時(shí)間測(cè)量芯片及時(shí)間測(cè)量裝置
- 時(shí)間同步方法與時(shí)間同步系統(tǒng)
- 信號(hào)處理器和錯(cuò)誤校正處理
- 網(wǎng)絡(luò)流的動(dòng)態(tài)管理
- 芯片版圖的檢測(cè)方法
- 強(qiáng)加語言子集的方法
- 一種尋找最優(yōu)公共點(diǎn)的保持時(shí)間違反修正方法及系統(tǒng)
- 用于在發(fā)生拒絕時(shí)建議響應(yīng)指南的電子設(shè)備和方法
- 用于對(duì)能運(yùn)動(dòng)的物體進(jìn)行軌跡規(guī)劃的方法
- 一種利用負(fù)載單元自動(dòng)結(jié)群修復(fù)時(shí)序違反的方法及裝置
- 一種圖形拆分方法及裝置
- 靜態(tài)電壓降修復(fù)方法、裝置、設(shè)備及存儲(chǔ)介質(zhì)





