[發明專利]一種面向高速流處理的計算機架構、系統與設計方法在審
| 申請號: | 202011476873.1 | 申請日: | 2020-12-15 |
| 公開(公告)號: | CN112579520A | 公開(公告)日: | 2021-03-30 |
| 發明(設計)人: | 張瓊 | 申請(專利權)人: | 西安郵電大學 |
| 主分類號: | G06F15/82 | 分類號: | G06F15/82;G06F13/40 |
| 代理公司: | 西安通大專利代理有限責任公司 61200 | 代理人: | 張海平 |
| 地址: | 710121 陜西*** | 國省代碼: | 陜西;61 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 面向 高速 處理 計算機 架構 系統 設計 方法 | ||
1.一種面向高速流處理的計算機架構,其特征在于:包括雙端口存儲器(1),所述雙端口存儲器(1)的第一端口與CPU(2)之間通過第一總線(4)相連,所述雙端口存儲器(1)的第二端口與高速I/O設備(3)之間通過第二總線(5)相連。
2.根據權利要求1所述面向高速流處理的計算機架構,其特征在于:
CPU(2)與高速I/O設備(3)之間通過第三總線(6)相連。
3.根據權利要求1所述面向高速流處理的計算機架構,其特征在于:
所述的第一總線(4)為獨享總線,該總線上不掛接其它設備。
4.根據權利要求1所述面向高速流處理的計算機架構,其特征在于:
所述的雙端口存儲器(1)為雙端口DRAM存儲器。
5.根據權利要求1所述面向高速流處理的計算機架構,其特征在于:
所述的高速I/O設備(3)具有多個,多個高速I/O設備(3)分別連接至第二總線(5)以及第三總線(6)。
6.一種計算機系統,其特征在于:采用權利要求1所述面向高速流處理的計算機架構。
7.一種面向高速流處理的計算機架構的設計方法,其特征在于:
通過第一總線(4)實現CPU(2)與雙端口存儲器(1)的第一端口之間的高速數據傳輸;通過第二總線(5)實現雙端口存儲器(1)的第二端口與高速I/O設備(3)之間的高速數據傳輸;通過第三總線(6)實現CPU(2)與高速I/O設備(3)之間的高速數據傳輸。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于西安郵電大學,未經西安郵電大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011476873.1/1.html,轉載請聲明來源鉆瓜專利網。





