[發明專利]一種輸入失調電壓自動修正電路在審
| 申請號: | 202011402062.7 | 申請日: | 2020-12-03 |
| 公開(公告)號: | CN112506263A | 公開(公告)日: | 2021-03-16 |
| 發明(設計)人: | 張勝;涂才根;譚在超;丁國華;羅寅 | 申請(專利權)人: | 蘇州鍇威特半導體股份有限公司 |
| 主分類號: | G05F1/625 | 分類號: | G05F1/625 |
| 代理公司: | 南京眾聯專利代理有限公司 32206 | 代理人: | 杜靜靜 |
| 地址: | 215600 江蘇省蘇州*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 輸入 失調 電壓 自動 修正 電路 | ||
1.一種輸入失調電壓自動修正電路,其特征在于,所述修正電路包括比較器電路、比較器電路輸出驅動管,開關控制管、邏輯控制模塊;其中比較器電路包括第一級輸入和第二級輸入,所述修正電路還包括第一級輸入負載和第二級輸入負載,第一級輸入連接第一級輸入負載,第二級輸入連接第二級負載,所述開關控制管控制比較電路。
2.根據權利要求1所述的輸入失調電壓自動修正電路,其特征在于,所述比較器電路包括PMOS管P1、P2、P3以及P4,其中PMOS管P1和P2作為比較器電路第一級輸入的輸入對管;PMOS管P3和P4作為比較器電路第二級輸入的輸入對管;電阻R1~R10作為比較器第一級輸入的負載;NMOS管N1和N2作為第二級輸入的負載;NMOS管N3作為比較器電路的輸出驅動管。
3.根據權利要求2所述的輸入失調電壓自動修正電路,其特征在于,所述NMOS管N4~N13與PMOS管P5、P6作為開關控制管,LOGIC為邏輯控制模塊,比較器的輸出信號OUT作為LOGIC模塊的輸入信號,Trim和K1~K8為LOGIC模塊的輸出信號。
4.根據權利要求3所述的輸入失調電壓自動修正電路,其特征在于,所述邏輯控制模塊LOGIC的內部電路包括時鐘產生電路CLK、時鐘分頻電路DFF、比較器電路COMP和RS觸發器RS,其中時鐘分頻電路DFF一端連接時鐘產生電路CLK,另一端連接比較器電路COMP,比較器電路COMP同時連接兩個觸發器RS。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于蘇州鍇威特半導體股份有限公司,未經蘇州鍇威特半導體股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011402062.7/1.html,轉載請聲明來源鉆瓜專利網。





