[發(fā)明專利]用于確保足夠的寄存器完整緩存復(fù)雜存儲器配置的技術(shù)在審
| 申請?zhí)枺?/td> | 202011396130.3 | 申請日: | 2020-12-03 |
| 公開(公告)號: | CN113297100A | 公開(公告)日: | 2021-08-24 |
| 發(fā)明(設(shè)計)人: | 凱里·范德坎普;杰森·沃爾茲;詹姆斯·戈芬娜;羅伯特·布蘭奇;馬赫什·納圖;阿南德·恩納曼德拉姆 | 申請(專利權(quán))人: | 英特爾公司 |
| 主分類號: | G06F12/0873 | 分類號: | G06F12/0873 |
| 代理公司: | 北京東方億思知識產(chǎn)權(quán)代理有限責(zé)任公司 11258 | 代理人: | 鄧素敏 |
| 地址: | 美國加利*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 用于 確保 足夠 寄存器 完整 緩存 復(fù)雜 存儲器 配置 技術(shù) | ||
1.一種性能增強的計算系統(tǒng),所述計算系統(tǒng)包括:
網(wǎng)絡(luò)控制器;
處理器,所述處理器耦合至所述網(wǎng)絡(luò)控制器,其中,所述處理器包括寄存器;以及
存儲器,所述存儲器耦合至所述處理器,所述存儲器包括一組可執(zhí)行程序指令,該組可執(zhí)行程序指令在由所述處理器執(zhí)行時,使得所述計算系統(tǒng)執(zhí)行以下操作:
檢測錯位條件,其中,所述錯位條件包括與所述寄存器的粒度錯位的存儲器映射;
將保護(hù)范圍附加至所述存儲器映射,其中,所述保護(hù)范圍消除了所述錯位條件;以及
經(jīng)由所述寄存器來限定所述存儲器映射的操作特性。
2.根據(jù)權(quán)利要求1所述的計算系統(tǒng),其中,所述寄存器的所述粒度為二的冪,并且所述保護(hù)范圍用于通過將所述存儲器映射中的地址范圍的上限值移動至二的冪地址而消除所述錯位條件。
3.根據(jù)權(quán)利要求1所述的計算系統(tǒng),其中,所述指令在被執(zhí)行時,使得所述計算系統(tǒng)確認(rèn)有足夠資源可用于將所述保護(hù)范圍附加至所述存儲器映射。
4.根據(jù)權(quán)利要求1所述的計算系統(tǒng),其中,在足夠資源可用的情況下將所述保護(hù)范圍附加至所述存儲器映射,并且其中,所述指令在被執(zhí)行時,使得所述計算系統(tǒng)執(zhí)行以下操作:
確定沒有足夠資源可用于將所述保護(hù)范圍附加至所述存儲器映射;以及
迭代地減小所述存儲器映射中的地址范圍的上限值,直至所述錯位條件被消除為止。
5.根據(jù)權(quán)利要求1所述的計算系統(tǒng),其中,所述保護(hù)范圍經(jīng)由源地址解碼器規(guī)則進(jìn)行附加,防范偽直接存儲器訪問,并防范惡意軟件驅(qū)動器。
6.根據(jù)權(quán)利要求1至5中任一項所述的計算系統(tǒng),其中,所述保護(hù)范圍為非存在存儲器范圍,所述寄存器為存儲器類型范圍寄存器,并且所述操作特性為緩存特性。
7.一種半導(dǎo)體裝置,包括:
一個或多個襯底;以及
耦合至所述一個或多個襯底的邏輯,其中,所述邏輯至少部分地在可配置邏輯或固定功能性硬件邏輯中的一者或多者中實現(xiàn),耦合至所述一個或多個襯底的所述邏輯用于:
檢測錯位條件,其中,所述錯位條件包括與寄存器的粒度錯位的存儲器映射;
將保護(hù)范圍附加至所述存儲器映射,其中,所述保護(hù)范圍消除了所述錯位條件;以及
經(jīng)由所述寄存器來限定所述存儲器映射的操作特性。
8.根據(jù)權(quán)利要求7所述的半導(dǎo)體裝置,其中,所述寄存器的所述粒度為二的冪,并且所述保護(hù)范圍用于通過將所述存儲器映射中的地址范圍的上限值移動至二的冪地址而消除所述錯位條件。
9.根據(jù)權(quán)利要求7所述的半導(dǎo)體裝置,其中,所述邏輯用于確認(rèn)足夠資源可用于將所述保護(hù)范圍附加至所述存儲器映射。
10.根據(jù)權(quán)利要求7所述的半導(dǎo)體裝置,其中,在足夠資源可用的情況下將所述保護(hù)范圍附加至所述存儲器映射,并且其中,所述邏輯用于:
確定沒有足夠資源可用于將所述保護(hù)范圍附加至所述存儲器映射;以及
迭代地減小所述存儲器映射中的地址范圍的上限值直至所述錯位條件被消除為止。
11.根據(jù)權(quán)利要求7至10中任一項所述的半導(dǎo)體裝置,其中,所述保護(hù)范圍經(jīng)由源地址解碼器規(guī)則進(jìn)行附加,所述保護(hù)范圍為非存在存儲器范圍,所述寄存器為存儲器類型范圍寄存器,并且所述操作特性為緩存特性。
12.根據(jù)權(quán)利要求7至10中任一項所述的半導(dǎo)體裝置,其中,耦合至所述一個或多個襯底的所述邏輯包括位于所述一個或多個襯底內(nèi)的晶體管溝道區(qū)域。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于英特爾公司,未經(jīng)英特爾公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011396130.3/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:資源分配方法及裝置
- 下一篇:商品對象信息展示方法、裝置及電子設(shè)備





