[發(fā)明專利]提高逐次逼近型模數(shù)轉(zhuǎn)換器參考電壓穩(wěn)定性的電路在審
| 申請?zhí)枺?/td> | 202011356870.4 | 申請日: | 2020-11-27 |
| 公開(公告)號: | CN112187274A | 公開(公告)日: | 2021-01-05 |
| 發(fā)明(設(shè)計(jì))人: | 杜翎;吳霜毅;李昌紅 | 申請(專利權(quán))人: | 成都銘科思微電子技術(shù)有限責(zé)任公司 |
| 主分類號: | H03M1/46 | 分類號: | H03M1/46;H03M1/06 |
| 代理公司: | 成都其高專利代理事務(wù)所(特殊普通合伙) 51244 | 代理人: | 賈波 |
| 地址: | 610000 四川*** | 國省代碼: | 四川;51 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 提高 逐次 逼近 型模數(shù) 轉(zhuǎn)換器 參考 電壓 穩(wěn)定性 電路 | ||
1.提高逐次逼近型模數(shù)轉(zhuǎn)換器參考電壓穩(wěn)定性的電路,包括P端DAC(102)、N端DAC(104)、比較器(106)、SAR邏輯電路(108)及參考電壓產(chǎn)生電路(110),其特征在于:還包括參考電壓補(bǔ)償電路(112),所述參考電壓補(bǔ)償電路(112)設(shè)置編碼電路(302)、補(bǔ)償電容控制電路(304)及補(bǔ)償電容陣列(306),所述編碼電路(302)接入SAR邏輯電路(108)的輸出信號,編碼電路(302)輸出的編碼信號作為補(bǔ)償電容控制電路(304)的輸入信號,補(bǔ)償電容控制電路(304)的輸出信號作為補(bǔ)償電容陣列(306)的電容切換控制信號,參考電壓產(chǎn)生電路(110)與補(bǔ)償電容陣列(306)相連接。
2.根據(jù)權(quán)利要求1所述的提高逐次逼近型模數(shù)轉(zhuǎn)換器參考電壓穩(wěn)定性的電路,其特征在于:所述SAR邏輯電路(108)的輸出信號內(nèi)ADC輸出碼字的高M(jìn)位作為編碼電路(302)的輸入信號;
所述編碼電路(302)輸出的編碼信號為2
所述補(bǔ)償電容控制電路(304)輸出信號為2
所述補(bǔ)償電容陣列(306)設(shè)置有2
3.根據(jù)權(quán)利要求1所述的提高逐次逼近型模數(shù)轉(zhuǎn)換器參考電壓穩(wěn)定性的電路,其特征在于:所述補(bǔ)償電容控制電路(304)包括或門陣列(404)和SR鎖存器陣列(406),或門陣列(404)的同一輸入端接入編碼電路(302)輸出的編碼信號,或門陣列(404)的輸出信號作為SR鎖存器陣列(406)的S端輸入信號,SR鎖存器陣列(406)的輸出信號作為補(bǔ)償電容陣列(306)的電容切換控制信號。
4.根據(jù)權(quán)利要求1所述的提高逐次逼近型模數(shù)轉(zhuǎn)換器參考電壓穩(wěn)定性的電路,其特征在于:所述編碼電路(302)的輸入和輸出皆為二進(jìn)制編碼。
5.根據(jù)權(quán)利要求1~4任一項(xiàng)所述的提高逐次逼近型模數(shù)轉(zhuǎn)換器參考電壓穩(wěn)定性的電路,其特征在于:所述P端DAC(102)的輸出端和N端DAC(104)的輸出端分別連接比較器(106)的兩個輸入端,比較器(106)的輸出連接SAR邏輯電路(108),SAR邏輯電路(108)控制連接P端DAC(102)及N端DAC(104)。
6.根據(jù)權(quán)利要求1~4任一項(xiàng)所述的提高逐次逼近型模數(shù)轉(zhuǎn)換器參考電壓穩(wěn)定性的電路,其特征在于:在所述P端DAC(102)上對模擬輸入信號進(jìn)行采樣,在N端DAC(104)上對信號地進(jìn)行采樣。
7.根據(jù)權(quán)利要求1~4任一項(xiàng)所述的提高逐次逼近型模數(shù)轉(zhuǎn)換器參考電壓穩(wěn)定性的電路,其特征在于:所述P端DAC(102)、N端DAC(104)都采用相同的DAC電路結(jié)構(gòu),且所述DAC電路結(jié)構(gòu)包括量化電容陣列(202)、采樣電容陣列(204)及開關(guān)SG,所述量化電容陣列(202)的所有電容的上極板和采樣電容陣列(204)所有電容的上極板共接且作為DAC電路結(jié)構(gòu)的輸出,量化電容陣列(202)所有電容的下極板分別通過兩個開關(guān)與參考電壓產(chǎn)生電路(110)的參考電壓VREF和參考地REFGND相連接,采樣電容陣列(204)所有電容的下極板分別通過兩個開關(guān)與DAC電路結(jié)構(gòu)的輸入信號和參考地REFGND相連接,量化電容陣列(202)的最高位電容的上極板與地之間連接開關(guān)SG。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于成都銘科思微電子技術(shù)有限責(zé)任公司,未經(jīng)成都銘科思微電子技術(shù)有限責(zé)任公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011356870.4/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





