[發(fā)明專利]基于電容的補償電路有效
| 申請?zhí)枺?/td> | 202011318447.5 | 申請日: | 2020-11-23 |
| 公開(公告)號: | CN113314164B | 公開(公告)日: | 2022-06-03 |
| 發(fā)明(設(shè)計)人: | B·J·拉德納;D·B·彭妮 | 申請(專利權(quán))人: | 美光科技公司 |
| 主分類號: | G11C7/24 | 分類號: | G11C7/24;G11C7/22 |
| 代理公司: | 北京律盟知識產(chǎn)權(quán)代理有限責(zé)任公司 11287 | 代理人: | 王龍 |
| 地址: | 美國愛*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 基于 電容 補償 電路 | ||
1.一種用于產(chǎn)生信號的裝置,其包括:
補償電路,其特征在于施加到計時信號以產(chǎn)生經(jīng)補償?shù)挠嫊r信號的電容;以及
第一邏輯電路,其經(jīng)配置以:
從外部處理器接收所述計時信號的第一轉(zhuǎn)變,其中所述計時信號包括所述第一轉(zhuǎn)變以及邏輯低閾值電壓與邏輯高閾值電壓之間的后續(xù)轉(zhuǎn)變;以及
響應(yīng)于接收到所述第一轉(zhuǎn)變而將啟用信號輸出到所述補償電路,其中所述補償電路經(jīng)配置以在所述計時信號的所述第一轉(zhuǎn)變之后,響應(yīng)于接收到所述啟用信號而將所述電容施加到所述計時信號的所述后續(xù)轉(zhuǎn)變,以產(chǎn)生所述經(jīng)補償?shù)挠嫊r信號。
2.根據(jù)權(quán)利要求1所述的裝置,其中所述外部處理器經(jīng)配置以響應(yīng)于寫入存儲器命令的產(chǎn)生而產(chǎn)生所述計時信號的所述第一轉(zhuǎn)變。
3.根據(jù)權(quán)利要求1所述的裝置,其包括第二邏輯電路,所述第二邏輯電路經(jīng)配置以從所述外部處理器接收所述計時信號的所述第一轉(zhuǎn)變和啟用信號,其中所述第一邏輯電路經(jīng)由所述第二邏輯電路從所述外部處理器接收所述計時信號的所述第一轉(zhuǎn)變。
4.根據(jù)權(quán)利要求3所述的裝置,其中所述第二邏輯電路包括“與”門,其耦合到從所述外部處理器接收所述計時信號的所述第一轉(zhuǎn)變的第一輸入和從邏輯高電壓供應(yīng)器接收邏輯高信號的第二輸入,且其中所述“與”門經(jīng)配置以響應(yīng)于從所述外部處理器的所述計時信號的所述第一轉(zhuǎn)變和所述啟用信號,而將信號輸出到所述第一邏輯電路。
5.根據(jù)權(quán)利要求1所述的裝置,其包括多個反相器,所述反相器經(jīng)配置以在產(chǎn)生所述經(jīng)補償?shù)挠嫊r信號時延遲所述計時信號。
6.根據(jù)權(quán)利要求1所述的裝置,其中所述補償電路經(jīng)配置以接收調(diào)整所述電容的值的控制信號。
7.根據(jù)權(quán)利要求6所述的裝置,其中所述補償電路包括:
第一開關(guān),其響應(yīng)于所述控制信號而激活;以及
第二開關(guān),其響應(yīng)于來自所述第一邏輯電路的所述啟用信號而激活,其中所述第一開關(guān)和所述第二開關(guān)經(jīng)配置以將電容器耦合到在激活時發(fā)射所述計時信號的路徑。
8.根據(jù)權(quán)利要求7所述的裝置,其包括額外補償電路,所述額外補償電路經(jīng)配置以:
從所述第一邏輯電路接收所述啟用信號;以及
產(chǎn)生多個經(jīng)補償?shù)挠嫊r信號,其中所述多個經(jīng)補償?shù)挠嫊r信號經(jīng)配置以在寫入操作期間供存儲器控制器使用,以至少部分地基于所述多個經(jīng)補償?shù)挠嫊r信號的計時轉(zhuǎn)變,而計時輸入將寫入到存儲器的多個數(shù)據(jù)位。
9.一種用于產(chǎn)生信號的方法,其包括:
接收計時信號的第一轉(zhuǎn)變;
響應(yīng)于所述計時信號的所述第一轉(zhuǎn)變,啟用特征在于電容的補償電路;
接收所述計時信號的后續(xù)轉(zhuǎn)變;以及
在啟用所述補償電路之后,將所述電容施加到所述計時信號的所述后續(xù)轉(zhuǎn)變,以產(chǎn)生特征在于相對于所述計時信號的工作循環(huán)經(jīng)調(diào)整的工作循環(huán)的經(jīng)補償計時信號。
10.根據(jù)權(quán)利要求9所述的方法,其包括在從處理器接收到邏輯高信號之后,響應(yīng)于所述計時信號的所述第一轉(zhuǎn)變而產(chǎn)生啟用信號,其中所述補償電路的所述啟用包括同時接收所述邏輯高信號和所述計時信號的所述第一轉(zhuǎn)變。
11.根據(jù)權(quán)利要求10所述的方法,其包括在所述補償電路處接收控制信號,其中所述控制信號至少部分地通過激活開關(guān)以將一或多個電容器耦合到所述計時信號的發(fā)射路徑,來調(diào)整所述電容的值。
12.根據(jù)權(quán)利要求9所述的方法,其包括使所述計時信號延遲一段時間,其等于影響對應(yīng)于所述計時信號的數(shù)據(jù)的延遲。
13.根據(jù)權(quán)利要求9所述的方法,其包括將所述電容施加到額外計時信號的多個額外后續(xù)轉(zhuǎn)變,以產(chǎn)生包括所述經(jīng)補償?shù)挠嫊r信號在內(nèi)的多個經(jīng)補償?shù)挠嫊r信號。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于美光科技公司,未經(jīng)美光科技公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011318447.5/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





