[發明專利]一種開關機方法、電路及電子設備有效
| 申請號: | 202011264610.4 | 申請日: | 2020-11-11 |
| 公開(公告)號: | CN112462910B | 公開(公告)日: | 2022-07-12 |
| 發明(設計)人: | 任東亮;謝長云;牟道祿 | 申請(專利權)人: | 煙臺艾睿光電科技有限公司 |
| 主分類號: | G06F1/26 | 分類號: | G06F1/26;G06F1/3234 |
| 代理公司: | 北京市萬慧達律師事務所 11111 | 代理人: | 陳怡 |
| 地址: | 264010 山東*** | 國省代碼: | 山東;37 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 開關機 方法 電路 電子設備 | ||
本發明公開了一種開關機方法、電路及電子設備,電路包括按鍵、開機控制芯片、FPGA處理器、或門電路以及電源芯片,開機控制芯片以及FPGA處理器連接在按鍵與或門電路之間,或門電路的輸出端與電源芯片連接,該方法包括如下步驟:當按鍵按下時,開機控制芯片根據按鍵輸出的信號輸出對應的第一預設信號,當FPGA處理器處于開啟狀態時,FPGA處理器根據按鍵輸出信號輸出對應的第二預設信號,或門電路根據第一預設信號以及第二預設信號給電源芯片輸出開啟或關閉的信號。本發明通過開機控制芯片控制系統的開機,利用FPGA控制系統的關機,降低了系統功耗以及所占用的尺寸,同時避免了FPGA和開機控制芯片連接到同一個按鍵時FPGA在沒有電情況下影響開機控制芯片功能的問題。
技術領域
本發明涉及電子設備技術領域,特別涉及一種開關機方法、電路及電子設備。
背景技術
現有技術中的開關機電路一般是由SoC中自帶的電源管理單元(PMU模塊)開機或者外掛微控制單元(MCU)。針對FPGA為處理器的產品中,由于FPGA沒有內置電源管理單元(PMU),因此開關機管理需要外掛一個微控制單元。而外掛微控制單元通常會增加產品的功耗,且微控制單元具有一定的尺寸,因此對于功耗要求敏感的產品或者尺寸很小的產品,外掛MCU方案不是很合適,因此亟需提出一種新的開關機方法,以解決上述問題。
發明內容
為了解決現有技術的問題,本發明實施例提供了一種開關機方法、電路、及電子設備,以克服現有技術中在FPGA為處理器的產品中外掛微控制單元來實現電源管理功能時存在的影響產品功耗以及增加產品尺寸等問題。
為解決上述一個或多個技術問題,本發明采用的技術方案是:
第一方面,提供了一種開關機方法,所述開關機方法基于開關機電路,所述電路包括按鍵、開機控制芯片、FPGA處理器、或門電路以及電源芯片;其中,所述開機控制芯片以及所述FPGA處理器連接在所述按鍵與所述或門電路之間,所述或門電路的輸出端與所述電源芯片連接,該方法包括如下步驟:
當所述按鍵按下時,所述開機控制芯片根據所述按鍵輸出的信號輸出對應的第一預設信號;
當所述FPGA處理器處于開啟狀態時,所述FPGA處理器根據所述按鍵輸出的信號輸出對應的第二預設信號;
所述或門電路根據所述第一預設信號以及所述第二預設信號給所述電源芯片輸出開啟或關閉的信號。
進一步的,所述開機控制芯片根據所述按鍵輸出的信號輸出對應的第一預設信號包括:
當所述開機控制芯片檢測到所述按鍵輸出下降沿且低電平持續第一時間后,所述開機控制芯片輸出高電平且持續第二時間后切換為低電平。
進一步的,所述方法還包括:當所述FPGA處理器處于關閉狀態時,所述FPGA處理器在完成上電初始化后持續輸出高電平。
進一步的,當所述FPGA處理器處于開啟狀態時,所述FPGA處理器根據所述按鍵輸出的信號輸出對應的第二預設信號包括:
當所述FPGA處理器檢測到所述按鍵輸出下降沿且低電平持續第三時間后,若所述FPGA處理器接收到關機信號,則所述FPGA處理器將輸出的高電平切換為低電平。
進一步的,所述或門電路根據第一預設信號以及所述第二預設信號控制所述電源芯片開啟或關閉包括:
當所述第一預設信號以及所述第二預設信號至少有一個為高電平時,所述或門電路給所述電源芯片輸出開啟信號,當所述第一預設信號以及所述第二預設信號均為低電平時,所述或門電路給所述電源芯片輸出關閉信號。
第二方面,提供了一種開關機電路,所述電路包括按鍵、開機控制芯片、FPGA處理器、或門電路以及電源芯片;
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于煙臺艾睿光電科技有限公司,未經煙臺艾睿光電科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011264610.4/2.html,轉載請聲明來源鉆瓜專利網。





