[發(fā)明專利]總線性能仿真方法及裝置、存儲介質(zhì)及電子設(shè)備在審
| 申請?zhí)枺?/td> | 202011128670.3 | 申請日: | 2020-10-20 |
| 公開(公告)號: | CN112328460A | 公開(公告)日: | 2021-02-05 |
| 發(fā)明(設(shè)計(jì))人: | 竇雄 | 申請(專利權(quán))人: | 北京愛芯科技有限公司 |
| 主分類號: | G06F11/34 | 分類號: | G06F11/34;G06F15/78 |
| 代理公司: | 北京超凡宏宇專利代理事務(wù)所(特殊普通合伙) 11463 | 代理人: | 鐘揚(yáng)飛 |
| 地址: | 100082 北京市海*** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 總線 性能 仿真 方法 裝置 存儲 介質(zhì) 電子設(shè)備 | ||
1.一種總線性能仿真方法,其特征在于,包括:
利用數(shù)據(jù)仿真對象在組件仿真函數(shù)之間的傳遞,模擬數(shù)據(jù)在片上互聯(lián)總線網(wǎng)絡(luò)中的組件之間的傳輸過程;
根據(jù)在模擬的數(shù)據(jù)傳輸過程中記錄的數(shù)據(jù)傳輸參數(shù)計(jì)算總線性能指標(biāo)。
2.根據(jù)權(quán)利要求1所述的總線性能仿真方法,其特征在于,所述利用數(shù)據(jù)仿真對象在組件仿真函數(shù)之間的傳遞,模擬數(shù)據(jù)在片上互聯(lián)總線網(wǎng)絡(luò)中的組件之間的傳輸過程,包括:
通過多次調(diào)用總線網(wǎng)絡(luò)仿真函數(shù),模擬預(yù)定時(shí)間段內(nèi)所述數(shù)據(jù)在所述組件之間的傳輸過程;其中,所述總線網(wǎng)絡(luò)仿真函數(shù)每次被調(diào)用時(shí),利用所述數(shù)據(jù)仿真對象在所述組件仿真函數(shù)之間的傳遞,模擬單位時(shí)間內(nèi)所述數(shù)據(jù)在所述組件之間的傳輸過程,所述單位時(shí)間為所述組件處理所述數(shù)據(jù)的周期。
3.根據(jù)權(quán)利要求2所述的總線性能仿真方法,其特征在于,所述總線包括至少一個(gè)數(shù)據(jù)傳輸通道,所述數(shù)據(jù)仿真對象用于模擬所述數(shù)據(jù)傳輸通道上傳輸?shù)臄?shù)據(jù),所述數(shù)據(jù)傳輸通道上傳輸?shù)臄?shù)據(jù)包括實(shí)際數(shù)據(jù)和控制信號,分別利用所述數(shù)據(jù)仿真對象的不同成員進(jìn)行模擬。
4.根據(jù)權(quán)利要求3所述的總線性能仿真方法,其特征在于,所述總線為高級可擴(kuò)展接口AXI總線,所述數(shù)據(jù)仿真對象包括以下至少一種對象:
寫數(shù)據(jù)仿真對象,用于模擬寫地址通道上傳輸?shù)臄?shù)據(jù)以及寫數(shù)據(jù)通道上傳輸?shù)臄?shù)據(jù),所述寫地址通道上傳輸?shù)臄?shù)據(jù)包括要進(jìn)行數(shù)據(jù)寫入的地址和相應(yīng)的控制信號,所述寫數(shù)據(jù)通道上傳輸?shù)臄?shù)據(jù)包括要寫入的數(shù)據(jù)和相應(yīng)的控制信號;
讀地址仿真對象,用于模擬讀地址通道上傳輸?shù)臄?shù)據(jù),所述讀地址通道上傳輸?shù)臄?shù)據(jù)包括要進(jìn)行數(shù)據(jù)讀取的地址和相應(yīng)的控制信號;
寫響應(yīng)仿真對象,用于模擬寫響應(yīng)通道上傳輸?shù)臄?shù)據(jù),所述寫響應(yīng)通道上傳輸?shù)臄?shù)據(jù)包括針對數(shù)據(jù)寫入的響應(yīng)信號和相應(yīng)的控制信號;
讀數(shù)據(jù)仿真對象,用于模擬讀數(shù)據(jù)通道上傳輸?shù)臄?shù)據(jù),所述讀數(shù)據(jù)通道上傳輸?shù)臄?shù)據(jù)包括要讀取的數(shù)據(jù)、針對數(shù)據(jù)讀取的響應(yīng)信號和相應(yīng)的控制信號。
5.根據(jù)權(quán)利要求4所述的總線性能仿真方法,其特征在于,所述數(shù)據(jù)仿真對象用于模擬所述數(shù)據(jù)傳輸通道上的傳輸事務(wù);其中,若所述數(shù)據(jù)仿真對象為所述寫數(shù)據(jù)仿真對象,則用于模擬所述寫數(shù)據(jù)通道上的突發(fā)傳輸,若所述數(shù)據(jù)仿真對象為所述讀數(shù)據(jù)仿真對象,則用于模擬所述讀數(shù)據(jù)通道上的突發(fā)傳輸。
6.根據(jù)權(quán)利要求2-4中任一項(xiàng)所述的總線性能仿真方法,其特征在于,所述組件仿真函數(shù)的參數(shù)包括輸入數(shù)據(jù)仿真對象和/或輸出數(shù)據(jù)仿真對象;其中,所述組件仿真函數(shù)所要模擬的組件為當(dāng)前組件,所述輸入數(shù)據(jù)仿真對象為上級組件仿真函數(shù)的輸出數(shù)據(jù)仿真對象,用于模擬所述當(dāng)前組件從所述上級組件接收的數(shù)據(jù),所述輸出數(shù)據(jù)仿真對象為下級組件仿真函數(shù)的輸入數(shù)據(jù)仿真對象,用于模擬所述當(dāng)前組件向所述下級組件發(fā)送的數(shù)據(jù),所述上級組件仿真函數(shù)所要模擬的組件為所述當(dāng)前組件的上級組件,所述下級組件仿真函數(shù)所要模擬的組件為所述當(dāng)前組件的下級組件;
所述利用數(shù)據(jù)仿真對象在組件仿真函數(shù)之間的傳遞,模擬數(shù)據(jù)在片上互聯(lián)總線網(wǎng)絡(luò)中的組件之間的傳輸過程,包括:
利用所述組件仿真函數(shù)對所述輸入數(shù)據(jù)仿真對象的讀取行為,模擬所述當(dāng)前組件從所述上級組件接收數(shù)據(jù)的過程,和/或,利用所述組件仿真函數(shù)對所述輸出數(shù)據(jù)仿真對象的寫入行為,模擬所述當(dāng)前組件向所述下級組件發(fā)送數(shù)據(jù)的過程;
利用所述組件仿真函數(shù)對所述輸入數(shù)據(jù)仿真對象進(jìn)行處理以獲得所述輸出數(shù)據(jù)仿真對象的行為,模擬所述當(dāng)前組件對從所述上級組件接收到的數(shù)據(jù)進(jìn)行處理以獲得向所述下級組件發(fā)送的數(shù)據(jù)的過程。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于北京愛芯科技有限公司,未經(jīng)北京愛芯科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011128670.3/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
- 內(nèi)部總線系統(tǒng)
- 一種應(yīng)用于實(shí)時(shí)數(shù)據(jù)處理的多級總線系統(tǒng)
- 協(xié)議轉(zhuǎn)換裝置
- 基于FPGA的PCI總線控制器及控制方法
- 總線監(jiān)控系統(tǒng)、方法及裝置
- 總線電路以及智能貨架系統(tǒng)
- 用于控制串行數(shù)據(jù)總線系統(tǒng)的方法及總線節(jié)點(diǎn)
- 用于在串行數(shù)據(jù)總線系統(tǒng)中分配地址的方法及總線節(jié)點(diǎn)
- 驗(yàn)證先前分配給總線節(jié)點(diǎn)的地址的正確性的方法
- 用于初始化差分雙線數(shù)據(jù)總線的方法及傳送數(shù)據(jù)的方法





