[發明專利]一種B碼解調模塊在審
| 申請號: | 202011087892.5 | 申請日: | 2020-10-13 |
| 公開(公告)號: | CN112214066A | 公開(公告)日: | 2021-01-12 |
| 發明(設計)人: | 霍海強;劉鐵強;賈杰峰;杜文叢;趙巖 | 申請(專利權)人: | 中國電子科技集團公司第五十四研究所 |
| 主分類號: | G06F1/12 | 分類號: | G06F1/12;H03B5/32;H04J3/06 |
| 代理公司: | 河北東尚律師事務所 13124 | 代理人: | 王文慶 |
| 地址: | 050081 河北省石家莊市中山西路58*** | 國省代碼: | 河北;13 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 解調 模塊 | ||
1.一種B碼解調模塊,其特征在于,包括FPGA(1)、恒溫晶振(2)、時差測量芯片(3)和數模轉換器(4);其中,恒溫晶振(2)用于產生內部基準10MHz信號;FPGA(1)通過接收外部輸入的B碼信號,同時使用恒溫晶振的10MHz信號生成本地1PPS信號,并以本地10MHz信號解調外部B碼,生成B碼解調時間及B碼1PPS信號;時差測量芯片(3) 測量B碼1PPS信號和本地1PPS信號的時差;FPGA(1)根據時差測量芯片輸出的時差計算B碼信號與恒溫晶振間的頻差和相差,并根據該頻差和相差控制數模轉換器輸出給恒溫晶振的壓控電壓,從而調整恒溫晶振的頻率;
當外部B碼信號正常時,FPGA將B碼解調時間對外輸出;當外部B碼信號消失時,FPGA根據守時模型調整晶振頻率進行守時,并將守時時間對外輸出。
2.根據權利要求1所述的一種B碼解調模塊,其特征在于,所述FPGA解調外部B碼的具體方式為:
FPGA接收外部B碼碼元信號;
FPGA以恒溫晶振的10MHz信號為時鐘計算B碼各個碼元的脈寬,并提取各個碼元的上升沿;
FPGA搜索兩個連續8ms脈寬的碼元,獲得參考碼元位置;
根據參考碼元位置開展碼元計數,確定時間信息所在碼元的脈寬;
根據時間信息所在碼元脈寬獲得年天時分秒時間信息;并提取參考碼元上升沿,該上升沿即為B碼1PPS信號。
3.根據權利要求1所述的一種B碼解調模塊,其特征在于,所述FPGA對外輸出時間信號的具體方式為:
在外部B碼1PPS信號正常時,對恒溫晶振分頻1PPS和B碼1PPS進行比相,測量出恒溫晶振的頻差和相差;
建立恒溫晶振守時模型
其中,at0為相差,bt為頻差,ct為相對頻率漂移率,t0為當前時刻,t為時間尺度,Tt為總時差;
根據頻差和相差及晶振守時模型調整壓控電壓,輸出高精度的1PPS;
當外部B碼信號消失時,根據晶振守時模型調整壓控電壓,以調整后的恒溫晶振10MHz信號作為時鐘基準,對外提供高精度時間。
4.根據權利要求1所述的一種B碼解調模塊,其特征在于,所述FPGA通過PCIe總線接收外部輸入的B碼信號并對外輸出時間信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中國電子科技集團公司第五十四研究所,未經中國電子科技集團公司第五十四研究所許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011087892.5/1.html,轉載請聲明來源鉆瓜專利網。





