[發(fā)明專利]芯片電路的時(shí)序修復(fù)方法、系統(tǒng)、電子設(shè)備及存儲(chǔ)介質(zhì)有效
| 申請(qǐng)?zhí)枺?/td> | 202010791428.8 | 申請(qǐng)日: | 2020-08-07 |
| 公開(公告)號(hào): | CN111931448B | 公開(公告)日: | 2022-06-17 |
| 發(fā)明(設(shè)計(jì))人: | 易濤;邱進(jìn)超 | 申請(qǐng)(專利權(quán))人: | 山東云海國(guó)創(chuàng)云計(jì)算裝備產(chǎn)業(yè)創(chuàng)新中心有限公司 |
| 主分類號(hào): | G06F30/392 | 分類號(hào): | G06F30/392 |
| 代理公司: | 北京集佳知識(shí)產(chǎn)權(quán)代理有限公司 11227 | 代理人: | 郄晨芳 |
| 地址: | 250001 山東省濟(jì)南市自由貿(mào)易試驗(yàn)*** | 國(guó)省代碼: | 山東;37 |
| 權(quán)利要求書: | 查看更多 | 說(shuō)明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 芯片 電路 時(shí)序 修復(fù) 方法 系統(tǒng) 電子設(shè)備 存儲(chǔ) 介質(zhì) | ||
1.一種芯片電路的時(shí)序修復(fù)方法,其特征在于,包括:
在芯片電路中將包含驅(qū)動(dòng)單元和扇出單元且面積最小的矩形框作為虛擬區(qū)域,將所述矩形框在長(zhǎng)度方向和寬度方向的中軸線作為虛擬線條,并利用所述虛擬線條將所述虛擬區(qū)域劃分為4個(gè)面積相等的虛擬子區(qū)域;
將包含所述扇出單元最多的所述虛擬子區(qū)域設(shè)置為目標(biāo)區(qū)域,并在所述目標(biāo)區(qū)域的邊界線與所述驅(qū)動(dòng)單元的互連線的交點(diǎn)所在的位置添加目標(biāo)緩沖器;
在所述目標(biāo)緩沖器添加操作執(zhí)行完畢后,若所述目標(biāo)區(qū)域符合時(shí)序設(shè)計(jì)規(guī)則約束,則判定所述芯片電路的時(shí)序修復(fù)操作執(zhí)行完畢;
在所述目標(biāo)緩沖器添加操作執(zhí)行完畢后,若所述目標(biāo)區(qū)域不符合所述時(shí)序設(shè)計(jì)規(guī)則約束,則將所述目標(biāo)緩沖器作為新的驅(qū)動(dòng)單元,并執(zhí)行所述在芯片電路中將包含驅(qū)動(dòng)單元和扇出單元且面積最小的矩形框作為虛擬區(qū)域的操作。
2.根據(jù)權(quán)利要求1所述時(shí)序修復(fù)方法,其特征在于,在所述目標(biāo)區(qū)域的邊界線與所述驅(qū)動(dòng)單元的互連線的交點(diǎn)所在的位置添加目標(biāo)緩沖器包括:
確定工藝庫(kù)中驅(qū)動(dòng)能力排名在預(yù)設(shè)位置的緩沖器作為所述目標(biāo)緩沖器;
判斷所述目標(biāo)區(qū)域是否符合所述時(shí)序設(shè)計(jì)規(guī)則約束;
若是,則判定所述芯片電路的時(shí)序修復(fù)操作執(zhí)行完畢;
若否,則按照所述驅(qū)動(dòng)能力排名依次從所述工藝庫(kù)中選取驅(qū)動(dòng)能力排名高于所述目標(biāo)緩沖器的緩沖器作為備選緩沖器;
在所述目標(biāo)區(qū)域的邊界線與所述驅(qū)動(dòng)單元的互連線的交點(diǎn)依次添加所述備選緩沖器,直至所述目標(biāo)區(qū)域符合所述時(shí)序設(shè)計(jì)規(guī)則約束并判定所述目標(biāo)緩沖器的添加操作執(zhí)行完畢;
若不存在使所述目標(biāo)區(qū)域符合所述時(shí)序設(shè)計(jì)規(guī)則約束的備選緩沖器,則在所述目標(biāo)區(qū)域的邊界線與所述驅(qū)動(dòng)單元的互連線的交點(diǎn)所在的位置添加所述目標(biāo)緩沖器,并判定所述目標(biāo)緩沖器的添加操作執(zhí)行完畢。
3.根據(jù)權(quán)利要求2所述時(shí)序修復(fù)方法,其特征在于,所述備選緩沖器的占用面積小于預(yù)設(shè)值;其中,所述預(yù)設(shè)值與所述目標(biāo)緩沖器的占用面積正相關(guān)。
4.根據(jù)權(quán)利要求1所述時(shí)序修復(fù)方法,其特征在于,在將包含所述扇出單元最多的所述虛擬子區(qū)域設(shè)置為目標(biāo)區(qū)域之后,還包括:
將除了所述目標(biāo)區(qū)域之外不符合所述時(shí)序設(shè)計(jì)規(guī)則約束的虛擬子區(qū)域設(shè)置為備選區(qū)域;
利用N條所述虛擬線條將所述備選區(qū)域劃分為多個(gè)面積相等的備選子區(qū)域;
在包含所述扇出單元最多的所述備選子區(qū)域中添加緩沖器。
5.根據(jù)權(quán)利要求1所述時(shí)序修復(fù)方法,其特征在于,所述時(shí)序設(shè)計(jì)規(guī)則約束包括最大轉(zhuǎn)換時(shí)間、最大負(fù)載電容和最大扇出;其中,當(dāng)所述目標(biāo)區(qū)域的轉(zhuǎn)換時(shí)間小于或等于所述最大轉(zhuǎn)換時(shí)間、負(fù)載電容小于或等于所述最大負(fù)載電容,且扇出小于或等于所述最大扇出時(shí),判定所述目標(biāo)區(qū)域符合所述時(shí)序設(shè)計(jì)規(guī)則約束。
6.根據(jù)權(quán)利要求1至5任一項(xiàng)所述時(shí)序修復(fù)方法,其特征在于,在判定所述芯片電路的時(shí)序修復(fù)操作執(zhí)行完畢之后,還包括:
根據(jù)所述芯片電路中添加緩沖器的位置和類型生成時(shí)序修復(fù)腳本;
利用所述時(shí)序修復(fù)腳本在布局布線工具中進(jìn)行時(shí)序設(shè)計(jì)規(guī)則約束違例的修復(fù)操作。
7.一種芯片電路的時(shí)序修復(fù)系統(tǒng),其特征在于,包括:
區(qū)域劃分模塊,用于在芯片電路中將包含驅(qū)動(dòng)單元和扇出單元且面積最小的矩形框作為虛擬區(qū)域,將所述矩形框在長(zhǎng)度方向和寬度方向的中軸線作為虛擬線條,并利用所述虛擬線條將所述虛擬區(qū)域劃分為4個(gè)面積相等的虛擬子區(qū)域;
緩沖器添加模塊,用于將包含所述扇出單元最多的所述虛擬子區(qū)域設(shè)置為目標(biāo)區(qū)域,并在所述目標(biāo)區(qū)域的邊界線與所述驅(qū)動(dòng)單元的互連線的交點(diǎn)所在的位置添加目標(biāo)緩沖器;
結(jié)果輸出模塊,用于在所述目標(biāo)緩沖器添加操作執(zhí)行完畢后,若所述目標(biāo)區(qū)域符合時(shí)序設(shè)計(jì)規(guī)則約束,則判定所述芯片電路的時(shí)序修復(fù)操作執(zhí)行完畢;
迭代模塊,用于在所述目標(biāo)緩沖器添加操作執(zhí)行完畢后,若所述目標(biāo)區(qū)域不符合所述時(shí)序設(shè)計(jì)規(guī)則約束,則將所述目標(biāo)緩沖器作為新的驅(qū)動(dòng)單元,并啟動(dòng)所述區(qū)域劃分模塊對(duì)應(yīng)的工作流程。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于山東云海國(guó)創(chuàng)云計(jì)算裝備產(chǎn)業(yè)創(chuàng)新中心有限公司,未經(jīng)山東云海國(guó)創(chuàng)云計(jì)算裝備產(chǎn)業(yè)創(chuàng)新中心有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010791428.8/1.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 一種LED顯示系統(tǒng)的數(shù)據(jù)通信方法
- 用于顯示器的時(shí)序控制器
- 基于靜態(tài)分析的異步電路時(shí)序檢查方法
- 時(shí)序信號(hào)生成方法、裝置、邏輯電路板及存儲(chǔ)介質(zhì)
- 一種視頻的時(shí)序動(dòng)作檢測(cè)方法、裝置、設(shè)備及存儲(chǔ)介質(zhì)
- 調(diào)整時(shí)序的方法、裝置、計(jì)算機(jī)設(shè)備及介質(zhì)
- 一種時(shí)序分析方法、裝置、電子設(shè)備及存儲(chǔ)介質(zhì)
- 基于人工智能的數(shù)據(jù)檢測(cè)方法、裝置、服務(wù)器及存儲(chǔ)介質(zhì)
- 一種時(shí)序電路優(yōu)化方法、裝置及其存儲(chǔ)介質(zhì)
- 一種基于分布式的靜態(tài)時(shí)序分析方法





