[發明專利]一種基于收發組件檢波標志信號處理的發射檢波電路在審
| 申請號: | 202010711203.7 | 申請日: | 2020-07-22 |
| 公開(公告)號: | CN111726170A | 公開(公告)日: | 2020-09-29 |
| 發明(設計)人: | 譚尊林;曹徵鑒;何恒志;徐克興 | 申請(專利權)人: | 成都九洲迪飛科技有限責任公司 |
| 主分類號: | H04B17/10 | 分類號: | H04B17/10;H04B1/40 |
| 代理公司: | 成都金英專利代理事務所(普通合伙) 51218 | 代理人: | 袁英 |
| 地址: | 610000 四川省成都市高新區天府大道*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 基于 收發 組件 檢波 標志 信號 處理 發射 電路 | ||
1.一種基于收發組件檢波標志信號處理的發射檢波電路,其特征在于,所述發射檢波電路包括:檢波控制終端、發射信號源、FPGA邏輯控制電路、DAC模塊和射頻通道;所述檢波控制終端的第一輸出端連接射頻通道的控制信號輸入端,所述檢波控制終端的第二輸出端連接FPGA邏輯控制電路的控制信號輸入端;所述發射信號源的第一輸出端連接FPGA邏輯控制電路的發射信號輸入端,所述發射信號源的第二輸出端連接DAC模塊的發射信號輸入端;所述DAC模塊的發射信號輸出端連接射頻通道的發射信號輸入端;所述射頻通道的第一輸出端連接FPGA邏輯控制電路的檢波標志信號輸入端;其中:
所述檢波控制終端為FPGA邏輯控制電路和射頻通道提供發射檢波控制信號;所述發射信號源為FPGA邏輯控制電路和DAC模塊提供發射檢波的信號源;
所述射頻通道根據接收的發射檢波控制信號對發射信號進行檢波并射頻輸出,或者對接收信號進行射頻輸入;同時在射頻輸出時向FPGA邏輯控制電路反饋檢波標志信號;
所述FPGA邏輯控制電路連接DAC模塊的控制端為其提供時鐘信號和控制信號,同時,FPGA邏輯控制電路根據接收的發射檢波控制信號、信號源以及檢波標志信號輸出檢波結果。
2.如權利要求1所述的一種基于收發組件檢波標志信號處理的發射檢波電路,其特征在于,所述射頻通道包括射頻發射通道、射頻接收通道、射頻狀態開關電路、射頻電源開關電路和第一電源;其中,所述射頻發射通道的輸出端和射頻接收通道的輸入端接收發天線,通過射頻狀態開關電路控制射頻發射通道和射頻接收通道的接入;所述射頻電源開關電路控制射頻通道與第一電源的連接接入。
3.如權利要求2所述的一種基于收發組件檢波標志信號處理的發射檢波電路,其特征在于,所述射頻通道還包括檢波電路,所述檢波電路連接射頻發射通道和接收發天線,射頻通道接收DAC模塊的信號源并發射輸出時,由檢波電路向FPGA邏輯控制電路返回射頻通道的檢波標志信號。
4.如權利要求3所述的一種基于收發組件檢波標志信號處理的發射檢波電路,其特征在于,所述DAC模塊包括DAC芯片、DAC電源開關電路和第二電源;其中,所述DAC芯片接收FPGA邏輯控制電路發送的時鐘信號和芯片控制信號,將經由發射信號源傳輸的數字信號轉換為模擬信號傳輸給射頻通道;所述DAC電源開關電路控制DAC芯片和第二電源的連接接入。
5.如權利要求4所述的一種基于收發組件檢波標志信號處理的發射檢波電路,其特征在于,所述檢波控制終端用于分別向射頻通道和FPGA邏輯控制電路發送發射檢波控制信號,所述檢波控制信號包括收發切換控制信號TR和發射電源開關控制信號AM;其中,所述射頻通道根據收發切換控制信號TR和發射電源開關控制信號AM控制射頻通道進行信號發送并輸出檢波標志信號,所述FPGA邏輯控制電路根據收發切換控制信號TR和發射電源開關控制信號AM接收射頻通道發送的檢波標志信號。
6.如權利要求5所述的一種基于收發組件檢波標志信號處理的發射檢波電路,其特征在于,所述FPGA邏輯控制電路根據發射信號源發送的信號I/Q的幅度值和接收的檢波標志信號,執行狀態機輸出發射檢波結果。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于成都九洲迪飛科技有限責任公司,未經成都九洲迪飛科技有限責任公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010711203.7/1.html,轉載請聲明來源鉆瓜專利網。





