[發明專利]閃存裝置和計算裝置在審
| 申請號: | 202010639768.9 | 申請日: | 2020-07-06 |
| 公開(公告)號: | CN112767987A | 公開(公告)日: | 2021-05-07 |
| 發明(設計)人: | 金燦鎬;邊大錫;柳賢錫 | 申請(專利權)人: | 三星電子株式會社 |
| 主分類號: | G11C16/08 | 分類號: | G11C16/08;G11C16/24;G11C16/10;G06F12/0882 |
| 代理公司: | 北京銘碩知識產權代理有限公司 11286 | 代理人: | 方成;張川緒 |
| 地址: | 韓國京畿*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 閃存 裝置 計算 | ||
1.一種閃存裝置,包括:
第一墊,被配置為接合到外部半導體芯片;
第二墊,被配置為接合到外部半導體芯片;
第三墊,被配置為接合到外部半導體芯片;
存儲器單元陣列,包括存儲器單元;
行解碼器塊,通過字線連接到存儲器單元陣列,并且被配置為基于提供到行解碼器塊的地址選擇字線中的一條;
緩沖器塊,被配置為存儲通過第一墊從外部半導體芯片接收的命令和地址,并且將地址提供到行解碼器塊;
頁緩沖器塊,通過位線連接到存儲器單元陣列,通過數據線連接到第三墊,并且被配置為通過數據線和第三墊與外部半導體芯片交換數據信號;以及
控制邏輯塊,被配置為從緩沖器塊接收命令,通過第二墊從外部半導體芯片接收控制信號,并且基于接收的命令和接收的控制信號控制行解碼器塊和頁緩沖器塊。
2.根據權利要求1所述的閃存裝置,其中:
頁緩沖器塊包括均連接到位線中的兩條或更多條位線且連接到數據線中的一條數據線的頁緩沖器單元;
頁緩沖器單元中的每個包括各自連接到一條位線且共同連接到一條數據線的兩個或更多個頁緩沖器;以及
所述兩個或更多個頁緩沖器被配置為依次電連接到一條數據線。
3.根據權利要求1所述的閃存裝置,其中,頁緩沖器塊包括分別連接到位線且分別連接到數據線的頁緩沖器。
4.根據權利要求1所述的閃存裝置,其中:
頁緩沖器塊包括均連接到位線中的兩條或更多條位線且連接到中間數據線中的一條中間數據線的頁緩沖器單元;
頁緩沖器單元中的每個包括各自連接到一條位線且共同連接到一條中間數據線的兩個或更多個頁緩沖器;所述兩個或更多個頁緩沖器被配置為依次電連接到一條中間數據線;以及
頁緩沖器塊還包括被配置為選擇中間數據線的一部分以與數據線電連接的選擇器。
5.根據權利要求1所述的閃存裝置,其中,第一墊、第二墊和第三墊被配置為通過晶圓到晶圓接合與外部半導體芯片連接。
6.根據權利要求1所述的閃存裝置,還包括:
外圍電路區域,設置在第一有源區域上,并且行解碼器塊、緩沖器塊、頁緩沖器塊和控制邏輯塊在外圍電路區域中實現;以及
存儲器單元區域,設置在外圍電路區域上的第二有源區域上,并且存儲器單元陣列在存儲器單元區域中實現,
其中,第一墊、第二墊和第三墊設置在第一有源區域下方,并且穿透第一有源區域以與外圍電路區域電連接。
7.根據權利要求1所述的閃存裝置,還包括:
外圍電路芯片;以及
存儲器單元芯片,
其中,外圍電路芯片包括第一有源區域,行解碼器塊、緩沖器塊、頁緩沖器塊和控制邏輯塊在第一有源區域上實現,并且
其中,存儲器單元芯片包括第二有源區域,存儲器單元陣列在第二有源區域上實現。
8.根據權利要求7所述的閃存裝置,其中,第一墊、第二墊和第三墊設置在第一有源區域下方,并且穿透第一有源區域以與外圍電路芯片電連接。
9.根據權利要求8所述的閃存裝置,其中:
外圍電路芯片還包括設置在行解碼器塊、緩沖器塊、頁緩沖器塊和控制邏輯塊上的第四墊;以及
存儲器單元芯片還包括設置在存儲器單元陣列上且被配置為接合到第四墊的第五墊。
10.根據權利要求1所述的閃存裝置,其中,頁緩沖器塊相對于命令和地址異步地交換數據信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于三星電子株式會社,未經三星電子株式會社許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010639768.9/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:半導體存儲器裝置
- 下一篇:基于凸輪機械手的電機快速裝配系統





