[發明專利]邏輯門器件及其運算方法、檢索任務執行芯片和方法在審
| 申請號: | 202010613977.6 | 申請日: | 2020-06-30 |
| 公開(公告)號: | CN113872586A | 公開(公告)日: | 2021-12-31 |
| 發明(設計)人: | 李祎;楊嶺;繆向水;譚海波;石曉鐘;張恒 | 申請(專利權)人: | 華為技術有限公司 |
| 主分類號: | H03K19/0175 | 分類號: | H03K19/0175 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 518129 廣東*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 邏輯 器件 及其 運算 方法 檢索 任務 執行 芯片 | ||
1.一種邏輯門器件,其特征在于,包括第一憶阻器、第二憶阻器、定值電阻和控制器,所述第一憶阻器和第二憶阻器的極性相同的一端與所述控制器連接;所述第一憶阻器和第二憶阻器的極性相同的另一端相連并與所述定值電阻的一端連接;所述定值電阻的另一端與所述控制器連接;
所述第一憶阻器的阻值表示進行邏輯運算的第一邏輯值;
所述控制器用于將進行邏輯運算的第二邏輯值轉換為第一電壓,并將所述第一電壓輸入所述第一憶阻器,所述第一電壓低于憶阻器由高阻態變為低阻態的閾值電壓及憶阻器由低阻態變為高阻態的閾值電壓;
所述控制器用于向所述第二憶阻器輸入第二電壓;
所述控制器用于向所述定值電阻輸入第三電壓,所述第三電壓為所述第二邏輯值進行邏輯非運算后得到的邏輯值對應的電壓;
所述控制器用于根據所述第二憶阻器的阻值確定邏輯運算結果。
2.根據權利要求1所述的邏輯門器件,其特征在于,當滿足以下條件時,所述邏輯門為異或門,
所述第一憶阻器和第二憶阻器的極性相同的一端為正極,所述第一憶阻器和第二憶阻器的極性相同的另一端為負極;
所述第一憶阻器的阻值表示進行邏輯運行的第一邏輯值具體為:所述第一憶阻器的高阻態表示邏輯1,所述第一憶阻器的低阻態表示邏輯0;
所述控制器用于將進行邏輯運算的第二邏輯值轉換為第一電壓具體為:
所述控制器用于將第二邏輯值1轉換為表示高電平的第一電壓,將第二邏輯值0轉換為表示低電平的第一電壓;
所述控制器還用于將所述第二憶阻器的阻值初始化為高阻態;
所述控制器根據所述第二憶阻器的阻值確定邏輯運算的結果具體為:當所述第二憶阻器的阻值為高阻態時,則確定所述邏輯運算的結果為邏輯1,當所述第二憶阻器的阻值為低阻態時,則確定所述邏輯運算的結果為邏輯0。
3.根據權利要求1所述的邏輯門器件,其特征在于,當滿足以下條件時,所述邏輯門為同或門:
所述第一憶阻器和第二憶阻器的極性相同的一端為負極,所述第一憶阻器和第二憶阻器的極性相同的另一端為正極;
所述第一憶阻器的阻值表示進行邏輯運行的第一邏輯值具體為:所述第一憶阻器的高阻態表示邏輯1,所述第一憶阻器的低阻態表示邏輯0;
所述控制器用于將進行邏輯運算的第二邏輯值轉換為第一電壓具體為:
所述控制器用于將第二邏輯值1轉換為表示高電平的第一電壓,將第二邏輯值0轉換為表示低電平的第一電壓;
所述控制器還用于將所述第二憶阻器的阻值初始化為阻態;
所述控制器根據所述第二憶阻器的阻值確定邏輯運算的結果具體為:當所述第二憶阻器的阻值為高阻態時,則確定所述邏輯運算的結果為邏輯1,當所述第二憶阻器的阻值為低阻態時,則確定所述邏輯運算的結果為邏輯0。
4.根據權利要求2或3所述的邏輯門器件,其特征在于,所述控制器根據所述第二憶阻器的阻值確定所述第一邏輯值和所述第二邏輯值的邏輯運算結果時,具體用于:
將所述第二電壓調整為第四電壓,所述第四電壓不會引起所述第二憶阻器阻值的變化;
讀取所述第二憶阻器的阻值。
5.根據權利要求2或3所述的邏輯門器件,其特征在于,所述定值電阻的阻值為憶阻器的高低阻值乘積的平方根。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于華為技術有限公司,未經華為技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010613977.6/1.html,轉載請聲明來源鉆瓜專利網。





