[發(fā)明專利]用于SSD的總線多路復(fù)用器網(wǎng)格的高級CE編碼在審
| 申請?zhí)枺?/td> | 202010601063.8 | 申請日: | 2020-06-29 |
| 公開(公告)號: | CN113468082A | 公開(公告)日: | 2021-10-01 |
| 發(fā)明(設(shè)計)人: | D·沃斯曼;H·博魯霍夫;L·明茲;R·澤昌斯基 | 申請(專利權(quán))人: | 西部數(shù)據(jù)技術(shù)公司 |
| 主分類號: | G06F13/16 | 分類號: | G06F13/16 |
| 代理公司: | 北京紀(jì)凱知識產(chǎn)權(quán)代理有限公司 11245 | 代理人: | 袁策 |
| 地址: | 美國加利*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 用于 ssd 總線 多路復(fù)用 網(wǎng)格 高級 ce 編碼 | ||
1.一種數(shù)據(jù)存儲設(shè)備,其包括:
多個存儲器設(shè)備;
多個總線多路復(fù)用器,其中每個總線多路復(fù)用器耦合到所述多個存儲器設(shè)備中的一個或多個存儲器設(shè)備;以及
閃存接口模塊,其耦合到所述多個總線多路復(fù)用器;以及
控制器,其耦合到所述閃存接口模塊,所述控制器被配置為:
通過所述閃存接口控制器發(fā)送芯片使能命令,其中所述芯片使能命令包括總線多路復(fù)用器標(biāo)識符和存儲器設(shè)備標(biāo)識符。
2.根據(jù)權(quán)利要求1所述的數(shù)據(jù)存儲設(shè)備,其中每個總線多路復(fù)用器被配置為忽略指向不同總線多路復(fù)用器的芯片使能命令。
3.根據(jù)權(quán)利要求1所述的數(shù)據(jù)存儲設(shè)備,其中每個總線多路復(fù)用器被配置為將芯片使能命令引導(dǎo)到與其耦合的特定存儲器設(shè)備。
4.根據(jù)權(quán)利要求1所述的數(shù)據(jù)存儲設(shè)備,其中所述控制器被配置為將所述芯片使能命令作為包括讀命令或?qū)懨畹妮^大命令的一部分發(fā)送。
5.根據(jù)權(quán)利要求4所述的數(shù)據(jù)存儲設(shè)備,其中所述芯片使能命令包括8位。
6.根據(jù)權(quán)利要求4所述的數(shù)據(jù)存儲設(shè)備,其中所述較大命令包括前綴部分,并且其中所述芯片使能命令在所述較大命令內(nèi)的所述前綴部分與所述讀命令或?qū)懨钪g。
7.根據(jù)權(quán)利要求1所述的數(shù)據(jù)存儲設(shè)備,其中所述閃存接口模塊是第一閃存接口模塊,其中所述數(shù)據(jù)存儲設(shè)備包括多個閃存接口模塊,并且其中所述多個閃存接口模塊中的每個閃存接口模塊被耦合到多個總線多路復(fù)用器。
8.根據(jù)權(quán)利要求1所述的數(shù)據(jù)存儲設(shè)備,其中所述芯片使能命令與總線多路復(fù)用器信號和存儲器設(shè)備信號一起被發(fā)送。
9.一種數(shù)據(jù)存儲設(shè)備,其包括:
控制器;
多個閃存接口模塊,其耦合到所述控制器;
多個總線多路復(fù)用器,其耦合到所述多個閃存接口模塊中的至少第一閃存接口模塊;以及
多個存儲器設(shè)備,其耦合到所述多個總線多路復(fù)用器中的第一總線多路復(fù)用器,其中所述控制器被配置為:
將第一信號發(fā)送到所述第一閃存接口模塊;
將第二信號發(fā)送到所述第一閃存接口模塊,其中所述第二信號低于所述第一閃存信號;并且
將命令信號發(fā)送到所述第一閃存接口模塊,其中所述第一信號、所述第二信號和所述命令信號是不同的。
10.根據(jù)權(quán)利要求9所述的數(shù)據(jù)存儲設(shè)備,其中所述第一信號標(biāo)識所述第一總線多路復(fù)用器。
11.根據(jù)權(quán)利要求10所述的數(shù)據(jù)存儲設(shè)備,其中所述第二信號標(biāo)識所述第一存儲器設(shè)備。
12.根據(jù)權(quán)利要求9所述的數(shù)據(jù)存儲設(shè)備,其中所述多個總線多路復(fù)用器并聯(lián)連接到所述第一閃存接口模塊。
13.根據(jù)權(quán)利要求9所述的數(shù)據(jù)存儲設(shè)備,其中所述多個總線多路復(fù)用器串聯(lián)連接到所述第一閃存接口模塊。
14.根據(jù)權(quán)利要求13所述的數(shù)據(jù)存儲設(shè)備,其中除了所述第一總線多路復(fù)用器之外,所述多個總線多路復(fù)用器被配置為忽略所述第一信號、所述第二信號和所述命令信號。
15.根據(jù)權(quán)利要求9所述的數(shù)據(jù)存儲設(shè)備,其中每個總線多路復(fù)用器具有唯一的ID號,所述唯一的ID號是靜態(tài)的或在所述控制器發(fā)現(xiàn)后給出。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于西部數(shù)據(jù)技術(shù)公司,未經(jīng)西部數(shù)據(jù)技術(shù)公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010601063.8/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





