[發(fā)明專利]一種FPGA端口擴展的方法在審
| 申請?zhí)枺?/td> | 202010500350.X | 申請日: | 2020-06-04 |
| 公開(公告)號: | CN111651951A | 公開(公告)日: | 2020-09-11 |
| 發(fā)明(設(shè)計)人: | 張吉鋒;周超 | 申請(專利權(quán))人: | 思爾芯(上海)信息科技有限公司 |
| 主分類號: | G06F30/343 | 分類號: | G06F30/343;G06F30/347;G06F13/42;G06F13/38;G06F11/10;G06F115/02 |
| 代理公司: | 上海璀匯知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) 31367 | 代理人: | 程瓊胤 |
| 地址: | 201206 上海市浦東新區(qū)中國(上海*** | 國省代碼: | 上海;31 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 fpga 端口 擴展 方法 | ||
1.一種FPGA端口擴展的方法,其特征在于,包括如下步驟:
步驟1、對用戶的芯片設(shè)計編譯為統(tǒng)一的數(shù)據(jù)格式的網(wǎng)表;
步驟2、根據(jù)用戶設(shè)定的TDM傳輸?shù)哪J郊皡?shù),對用戶設(shè)計和廠家的底層傳輸IP進行自動連接,封裝處理,生成新的FPGA的邏輯設(shè)計及設(shè)置;
步驟3、使用用戶時鐘產(chǎn)生一個用戶時鐘的二分頻信號,所述二分頻信號的上升沿和下降沿的總和等于用戶時鐘的頻率;
步驟4、使用Serdes的時鐘對用戶時鐘的二分頻信號打兩拍產(chǎn)生同步信號1和同步信號2;
步驟5、使用Serdes的時鐘在同步信號2的上升沿和下降沿對用戶數(shù)據(jù)進行采樣,采樣頻率等于用戶時鐘的頻率;
步驟6、將采樣后的數(shù)據(jù)根據(jù)FPGA類型轉(zhuǎn)換為專用門電路網(wǎng)表庫文件,和配置約束信息;
步驟7、經(jīng)過EDA專用的布線工具處理,生成可配置于FPGA的比特流文件。
2.如權(quán)利要求1所述的一種FPGA端口擴展的方法,其特征在于:所述步驟5中用戶數(shù)據(jù)每次在采樣之前會進行CRC校驗,先將用戶數(shù)據(jù)進行異或,并將校驗的結(jié)果記作CRC0,接著將采樣穩(wěn)定的用戶數(shù)據(jù)通過Serdes單bit的發(fā)送出去,Serdes接收端會在下一個用戶時鐘上升沿采樣到上一個時鐘發(fā)送的數(shù)據(jù),并將CRC數(shù)據(jù)校驗的結(jié)果記作CRC1,比較CRC0和CRC1的校驗結(jié)果判斷本次數(shù)據(jù)TDM傳輸是否出現(xiàn)了錯誤。
3.如權(quán)利要求1所述的一種FPGA端口擴展的方法,其特征在于,所述步驟1包括如下步驟:
步驟1-1、將用戶的芯片設(shè)計RTL經(jīng)過分隔處理,基于單個FPGA的設(shè)計文件,選擇FPGA驗證平臺;
步驟1-2、經(jīng)過EDA專用綜合工具處理,產(chǎn)生不同的格式的門電路網(wǎng)表庫文件;
步驟1-3、對不同種類的門電路網(wǎng)表庫文件進行基于模塊層次及連線格式的處理、轉(zhuǎn)換,輸出統(tǒng)一的EDIF格式的網(wǎng)表庫。
4.如權(quán)利要求1所述的一種FPGA端口擴展的方法,其特征在于,所述步驟2包括如下步驟:
步驟2-1、用戶設(shè)置TDM傳輸?shù)哪J郊皡?shù);
步驟2-2、根據(jù)TDM模式及參數(shù),自動配置FPGA廠家的底層的高速傳輸IP;
步驟2-3、根據(jù)FPGA之間的互聯(lián)信息,計算出最優(yōu)的信號壓縮比;
步驟2-4、為每個FPGA生成新的設(shè)計頂層和數(shù)據(jù)收發(fā)模塊。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于思爾芯(上海)信息科技有限公司,未經(jīng)思爾芯(上海)信息科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010500350.X/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





