[發明專利]柵極驅動電路和顯示面板有效
| 申請號: | 202010121162.6 | 申請日: | 2020-02-26 |
| 公開(公告)號: | CN111210757B | 公開(公告)日: | 2021-03-16 |
| 發明(設計)人: | 薛炎;王憲 | 申請(專利權)人: | 深圳市華星光電半導體顯示技術有限公司 |
| 主分類號: | G09G3/20 | 分類號: | G09G3/20 |
| 代理公司: | 深圳紫藤知識產權代理有限公司 44570 | 代理人: | 張曉薇 |
| 地址: | 518132 廣東省深*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 柵極 驅動 電路 顯示 面板 | ||
本申請實施例提供一種柵極驅動電路和顯示面板,該柵極驅動電路通過在柵極驅動電路中設置低頻控制信號源和第三下拉單元,使得第三下拉單元調節電路中第二點的電位,相應的低頻控制信號源可以向第一級傳信號端輸出信號,使得低頻控制信號源和第三下拉單元取代一組時鐘信號,而由于低頻控制信號源和第三下拉單元所占空間較小,使得降低了柵極驅動電路的寬度,從而減小了顯示面板的邊框,緩解了現有GOA電路存在時鐘信號線較多,導致顯示面板的邊框較大的技術問題。
技術領域
本申請涉及顯示技術領域,尤其是涉及一種柵極驅動電路和顯示面板。
背景技術
現有顯示面板為了減少外接芯片的數量,會采用GOA(Gate Driver On Array,陣列基板行驅動技術)電路代替外接芯片,但在GOA電路中,需要對晶體管的閾值電壓進行補償,從而使得顯示畫面較好,如圖1所示,現有對晶體管的閾值電壓進行補償的GOA電路中,需要采用三組不同的時鐘信號對電路進行驅動或者級傳,而為了降低時鐘信號線的阻抗,每組時鐘信號線包括12個時鐘信號線,如圖2所示,會造成時鐘信號線較多,從而導致顯示面板的邊框較大,無法實現窄邊框。
所以,現有GOA電路存在時鐘信號線較多,導致顯示面板的邊框較大的技術問題。
發明內容
本申請實施例提供一種柵極驅動電路和顯示面板,用以緩解現有GOA電路存在時鐘信號線較多,導致顯示面板的邊框較大的技術問題。
本申請實施例提供一種柵極驅動電路,包括:
邏輯尋址單元,與第一點連接,用于在空白時間段將第一點和第二點的電位拉高;
上拉控制單元,與所述邏輯尋址單元和所述第一點連接,用于在顯示時間段將所述第一點的電位拉高;
上拉單元,包括第一點、第二點和低頻控制信號源,所述上拉單元與所述上拉控制單元連接,用于將第一級傳信號、第一輸出信號和第二輸出信號的電位拉高;
第一下拉單元,與所述第一點連接,用于在空白時間段結束時將第一點的電位拉低;
第二下拉單元,與所述第一點連接,用于在顯示時間段將第一點的電位拉低;
第三下拉單元,與所述第二點連接,用于在顯示時間段將第二點的電位拉低;
第四下拉單元,與第三點連接,用于在顯示時間段開始時將第三點的電位拉低;
第一下拉維持單元,與所述第一點連接,用于維持所述第一點的低電位;
第二下拉維持單元,用于維持所述第一級傳信號、所述第一輸出信號、所述第二輸出信號的低電位;
反相器,包括第三點,用于將第一點和第三點的電位反相。
在一些實施例中,所述邏輯尋址單元包括第二級傳信號端、第一信號輸入端、高電位輸入端、復位信號端、第一晶體管、第二晶體管、第三晶體管、第四晶體管、第五晶體管和第一存儲電容,所述第一晶體管的柵極與所述第一信號輸入端連接,所述第一晶體管的第一電極與所述第二級傳信號端連接,所述第一晶體管的第二電極與所述第二晶體管的第一電極連接,所述第一晶體管的第二電極與所述第三晶體管的第二電極連接,所述第二晶體管的柵極與所述第一信號輸入端連接,所述第二晶體管的第二電極與所述第一存儲電容的第一極板連接,所述第三晶體管的第一電極與所述高電位輸入端連接,所述第三晶體管的柵極與所述第一存儲電容的第一極板連接,所述高電位輸入端與所述第一存儲電容的第二極板連接,所述第四晶體管的柵極與所述第一存儲電容的第一極板連接,所述第四晶體管的第一電極與所述高電位輸入端連接,所述第四晶體管的第二電極與所述第五晶體管的第一電極連接,所述第五晶體管的柵極與所述復位信號端連接,所述第五晶體管的第二電極與所述第一點連接。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳市華星光電半導體顯示技術有限公司,未經深圳市華星光電半導體顯示技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010121162.6/2.html,轉載請聲明來源鉆瓜專利網。





