[發明專利]像素電路、顯示面板及改善顯示面板低灰階均勻性的方法在審
| 申請號: | 202010107884.6 | 申請日: | 2020-02-21 |
| 公開(公告)號: | CN111179838A | 公開(公告)日: | 2020-05-19 |
| 發明(設計)人: | 周帥;薛炎;韓佰祥 | 申請(專利權)人: | 深圳市華星光電半導體顯示技術有限公司 |
| 主分類號: | G09G3/3208 | 分類號: | G09G3/3208 |
| 代理公司: | 深圳紫藤知識產權代理有限公司 44570 | 代理人: | 李新干 |
| 地址: | 518132 廣東省深*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 像素 電路 顯示 面板 改善 低灰階 均勻 方法 | ||
1.一種像素電路,其特征在于,包括:
第一薄膜晶體管,所述第一薄膜晶體管的柵極連接第一節點,所述第一薄膜晶體管的漏極接入電源電壓,所述第一薄膜晶體管的源極為驅動信號輸出端;
第二薄膜晶體管,所述第二薄膜晶體管的柵極連接寫入信號線,所述第二薄膜晶體管的漏極連接數據信號線,所述第二薄膜晶體管的源極連接第二節點;以及
電阻線,連接于所述第一節點和所述第二節點之間。
2.根據權利要求1所述的像素電路,其特征在于,還包括:
寄生電容,所述寄生電容的第一端連接所述寫入信號線,所述寄生電容的第二端連接所述第二節點;
存儲電容,所述存儲電容的第一端連接所述第一節點,所述存儲電容的第二端連接第三節點;以及
發光元件,所述發光元件的陽極連接所述第三節點,所述發光元件的陰極連接電路公共接地端電壓。
3.根據權利要求2所述的像素電路,其特征在于,還包括
第三薄膜晶體管,所述第三薄膜晶體管的柵極連接所述寫入信號線,所述第三薄膜晶體管的源極連接所述第三節點,所述第三薄膜晶體管的漏極連接監控信號線。
4.根據權利要求1所述的像素電路,其特征在于,
所述電阻線的電阻值的計算公式為R=ρl/s,其中,R為電阻值,ρ電阻率,s為所述電阻線的橫截面積。
5.根據權利要求1所述的像素電路,其特征在于,
所述第一薄膜晶體管、第二薄膜晶體管、第三薄膜晶體管為低溫多晶硅薄膜晶體管、氧化物半導體薄膜晶體管或非晶硅薄膜晶體管中的任一種。
6.根據權利要求1所述的像素電路,其特征在于,
所述電阻線的電阻值為900~1200kΩ。
7.一種顯示面板,包括如權利要求1-6任一項所述的像素電路,所述顯示面板顯示時的低灰階均勻性與所述電阻線的電阻值成正比。
8.一種改善顯示面板低灰階均勻性的方法,其特征在于,
提供如權利要求7所述的顯示面板;
向所述寫入信號線輸入低電平信號,所述寫入信號線的寫入信號被關閉,所述第二薄膜晶體管的源極電壓下降,所述存儲電容對所述第二薄膜晶體管的源極進行放電處理。
9.根據權利要求8所述的改善顯示面板低灰階均勻性的方法,其特征在于,
當所述第二薄膜晶體管的源極進行放電處理時,所述電阻線會產生瞬時電流,所述電阻線的電阻值增大,所述電阻線的分壓增大,所述存儲電容的放電速度減慢,所述第一節點的電壓減小幅度變小。
10.根據權利要求8所述的改善顯示面板低灰階均勻性的方法,其特征在于,
當所述第一節點的電壓減小幅度變小時,所述第一節點與所述第三節點之間的電壓保持穩定,通過發光元件的電流保持穩定。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳市華星光電半導體顯示技術有限公司,未經深圳市華星光電半導體顯示技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010107884.6/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:像素結構及像素電路
- 下一篇:城市隧道非爆開挖方法





