[發(fā)明專利]基于查找表的聚焦離子束友好型填充單元設(shè)計(jì)在審
| 申請?zhí)枺?/td> | 201980094476.7 | 申請日: | 2019-08-02 |
| 公開(公告)號: | CN113615090A | 公開(公告)日: | 2021-11-05 |
| 發(fā)明(設(shè)計(jì))人: | M·K·C·雅普;A·納卡莫托 | 申請(專利權(quán))人: | 微芯片技術(shù)股份有限公司 |
| 主分類號: | H03K19/17728 | 分類號: | H03K19/17728;H01J37/30;H03K19/17748;H03K19/17736;H03K19/20 |
| 代理公司: | 上海專利商標(biāo)事務(wù)所有限公司 31100 | 代理人: | 姚丹紅;蔡悅 |
| 地址: | 美國亞*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 基于 查找 聚焦 離子束 友好 填充 單元 設(shè)計(jì) | ||
1.一種集成電路,所述集成電路包括:
多個(gè)邏輯功能電路,所述多個(gè)邏輯功能電路設(shè)置在所述集成電路上并且通過金屬互連線互連以形成邏輯網(wǎng)絡(luò);
多個(gè)可配置邏輯功能電路,每個(gè)可配置邏輯功能電路設(shè)置在所述集成電路上的相應(yīng)區(qū)域上,并且不通過所述金屬互連線互連以形成所述邏輯網(wǎng)絡(luò)。
2.根據(jù)權(quán)利要求1所述的集成電路,其中所述可配置邏輯功能電路各自包括基于多路復(fù)用器的查找表(LUT)。
3.根據(jù)權(quán)利要求2所述的集成電路,其中每個(gè)基于多路復(fù)用器的LUT包括多個(gè)輸入。
4.根據(jù)權(quán)利要求3所述的集成電路,其中每個(gè)基于多路復(fù)用器的LUT包括四個(gè)輸入。
5.根據(jù)權(quán)利要求2所述的集成電路,其中每個(gè)基于多路復(fù)用器的LUT包括多個(gè)選擇輸入和輸出。
6.根據(jù)權(quán)利要求2所述的集成電路,其中每個(gè)基于多路復(fù)用器的LUT的所述多個(gè)輸入中的每個(gè)輸入連接到所述集成電路中的金屬線。
7.根據(jù)權(quán)利要求6所述的集成電路,其中每個(gè)基于多路復(fù)用器的LUT的所述多個(gè)輸入中的所述每個(gè)輸入穿過金屬間通孔連接到所述集成電路中的金屬線。
8.根據(jù)權(quán)利要求6所述的集成電路,其中所述金屬線電連接到電壓軌。
9.根據(jù)權(quán)利要求6所述的集成電路,其中所述電壓軌是VSS電壓軌。
10.一種用于在集成電路中執(zhí)行修復(fù)邏輯設(shè)計(jì)錯(cuò)誤的方法,所述集成電路包括多個(gè)邏輯功能電路,所述多個(gè)邏輯功能電路設(shè)置在集成電路上并且通過金屬互連線互連以形成邏輯網(wǎng)絡(luò),所述方法包括:
在所述集成電路上提供多個(gè)可配置邏輯功能電路,每個(gè)可配置邏輯功能電路設(shè)置在所述集成電路上的相應(yīng)區(qū)域上并且具有輸入和輸出,所述輸入和所述輸出不形成由所述多個(gè)邏輯功能電路形成的所述邏輯網(wǎng)絡(luò)的一部分;
通過所述設(shè)計(jì)錯(cuò)誤所位于的所述邏輯功能電路在所述集成電路上的邏輯類型和位置來識別所述邏輯設(shè)計(jì)錯(cuò)誤;
識別必須被切斷以校正所述邏輯設(shè)計(jì)錯(cuò)誤的至少一個(gè)金屬互連導(dǎo)體的所述位置;
將聚焦離子束引導(dǎo)到所述至少一個(gè)金屬互連導(dǎo)體的所述位置并切斷所述至少一個(gè)金屬互連導(dǎo)體;
識別所述集成電路上的可配置邏輯電路;
將所述識別的可配置邏輯電路配置為執(zhí)行校正所述邏輯類型的所述邏輯設(shè)計(jì)錯(cuò)誤的邏輯功能;以及
將所述識別的可配置邏輯電路連接到所述邏輯網(wǎng)絡(luò)中以校正所述設(shè)計(jì)錯(cuò)誤。
11.根據(jù)權(quán)利要求10所述的方法,其中識別所述集成電路上的可配置邏輯電路包括識別具有最接近所述設(shè)計(jì)錯(cuò)誤所位于的所述邏輯功能電路的位置的可配置邏輯電路。
12.根據(jù)權(quán)利要求10所述的方法,其中:
所述識別的可配置邏輯電路包括具有多個(gè)LUT輸入的基于多路復(fù)用器的LUT;以及
將所述識別的可配置邏輯電路配置為執(zhí)行校正所述邏輯類型的所述邏輯設(shè)計(jì)錯(cuò)誤的邏輯功能包括選擇性地連接所述多個(gè)LUT輸入以限定所述執(zhí)行的邏輯功能。
13.根據(jù)權(quán)利要求12所述的方法,其中選擇性地連接所述多個(gè)LUT輸入以限定所述執(zhí)行的邏輯功能包括:
將所述多個(gè)輸入中的至少一個(gè)輸入與電連接到第一電壓軌的第一金屬線選擇性地?cái)嚅_連接;以及
將所述多個(gè)輸入中的所述斷開連接的輸入重新連接到電連接到第二電壓軌的第二金屬線。
14.根據(jù)權(quán)利要求13所述的方法,其中將所述多個(gè)輸入中的輸入與電連接到第一電壓軌的第一金屬線選擇性地?cái)嚅_連接包括使用聚焦離子束破壞將所述多個(gè)輸入中的所述輸入連接到所述第一金屬線的金屬間通孔。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于微芯片技術(shù)股份有限公司,未經(jīng)微芯片技術(shù)股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201980094476.7/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:噴嘴裝置以及排氣渦輪增壓器
- 下一篇:可再充電互動(dòng)玩具





