[實用新型]一種基于FPGA的I2C/SPI配置IP核有效
| 申請號: | 201921187048.2 | 申請日: | 2019-07-26 |
| 公開(公告)號: | CN209842616U | 公開(公告)日: | 2019-12-24 |
| 發明(設計)人: | 張孝飛;趙素梅;劉強 | 申請(專利權)人: | 山東浪潮人工智能研究院有限公司 |
| 主分類號: | G06F13/42 | 分類號: | G06F13/42 |
| 代理公司: | 37100 濟南信達專利事務所有限公司 | 代理人: | 羅文曌 |
| 地址: | 250100 山東省濟南市高新*** | 國省代碼: | 山東;37 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 本實用新型 串口模塊 計算機技術領域 模塊組成 體積小 配置 加工 | ||
1.一種基于FPGA的I2C/SPI配置IP核,其特征在于:所述IP核設置在FPGA上,由一個串口模塊、一個AXI Master模塊、若干個AXI Slave模塊、若干個I2C Master模塊和若干個SPIMaster模塊組成;
所述串口模塊與AXIMaster模塊相連,I2C Master模塊和多個SPIMaster模塊均通過AXI Slave模塊與AXI Master模塊相連接。
2.根據權利要求1所述的一種基于FPGA的I2C/SPI配置IP核,其特征在于:所述AXIMaster模塊最多10個,AXI Slave模塊最多5個,I2C Master模塊最多5個。
3.根據權利要求2所述的一種基于FPGA的I2C/SPI配置IP核,其特征在于:I2C Master模塊和SPI Master模塊均設置有對外接口。
4.根據權利要求1、2或3所述的一種基于FPGA的I2C/SPI配置IP核,其特征在于:所述串口模塊為專用RS232串口配置模塊。
5.根據權利要求4所述的一種基于FPGA的I2C/SPI配置IP核,其特征在于:所述專用RS232串口配置模塊連接有控制終端設備。
6.根據權利要求5所述的一種基于FPGA的I2C/SPI配置IP核,其特征在于:所述的控制終端為PC機。
7.根據權利要求1所述的一種基于FPGA的I2C/SPI配置IP核,其特征在于:所述FPGA上設置一個或多個IP核。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于山東浪潮人工智能研究院有限公司,未經山東浪潮人工智能研究院有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201921187048.2/1.html,轉載請聲明來源鉆瓜專利網。





