[發(fā)明專利]半導(dǎo)體納米線的形成方法有效
| 申請?zhí)枺?/td> | 201911360925.6 | 申請日: | 2019-12-25 |
| 公開(公告)號: | CN111128723B | 公開(公告)日: | 2023-09-15 |
| 發(fā)明(設(shè)計)人: | 李艷麗;伍強(qiáng);楊渝書 | 申請(專利權(quán))人: | 上海集成電路研發(fā)中心有限公司 |
| 主分類號: | H01L21/324 | 分類號: | H01L21/324;H01L21/48;H01L29/12;B82Y30/00;B82Y40/00 |
| 代理公司: | 上海思微知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) 31237 | 代理人: | 曹廷廷 |
| 地址: | 201210 上海市浦*** | 國省代碼: | 上海;31 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 半導(dǎo)體 納米 形成 方法 | ||
本發(fā)明提供了一種半導(dǎo)體納米線的形成方法,通過導(dǎo)向自主裝工藝、相應(yīng)的光刻和刻蝕工藝來制備出周期性排列且尺寸均勻的島狀結(jié)構(gòu),并對所述島狀結(jié)構(gòu)進(jìn)行退火,以使得所述島狀結(jié)構(gòu)中的催化劑層能催化所述島狀結(jié)構(gòu)中的半導(dǎo)體層形成粗細(xì)均勻,排列有序的半導(dǎo)體納米線。
技術(shù)領(lǐng)域
本發(fā)明涉及半導(dǎo)體領(lǐng)域,尤其涉及一種半導(dǎo)體納米線的形成方法。
背景技術(shù)
近年來,伴隨著人們對納米技術(shù)領(lǐng)域的不斷探索和研究,具有一維納米結(jié)構(gòu)的材料,如半導(dǎo)體納米線,吸引了越來越多的人的眼球。半導(dǎo)體納米線具有顯著的量子效應(yīng)、超大的比表面積等特性,在MOS器件、傳感器等領(lǐng)域有著良好的應(yīng)用前景。
傳統(tǒng)的半導(dǎo)體納米線,例如硅納米線的形成方法為催化劑生長硅納米線,是在硅襯底上生長一層Ni,在高溫下,Ni層會液化并催化襯底硅生成硅納米線。但是由于Ni薄膜均勻性等影響,Ni液化時候的尺寸(即Ni與硅襯底上的硅互溶形成的富Ni的硅化物的尺寸)并不是完全均勻且規(guī)律排列的,因此生長的納米線粗細(xì)不均勻且排列雜亂無章。
發(fā)明內(nèi)容
本發(fā)明的目的在于提供一種半導(dǎo)體納米線的形成方法,以制備出周期性排列且尺寸均勻的島狀結(jié)構(gòu),并在退火以及催化作用下,形成粗細(xì)均勻,排列有序的半導(dǎo)體納米線。
為解決上述技術(shù)問題,本發(fā)明提供了一種半導(dǎo)體納米線的形成方法,包括以下步驟:
步驟S1:提供一襯底,并在其上依次形成催化劑層、半導(dǎo)體層、第一硬掩模層和圖形化的第一導(dǎo)向自組裝;
步驟S2:以圖形化的第一導(dǎo)向自組裝為掩模,刻蝕所述第一硬掩模層形成圖形化的第一硬掩模層,所述圖形化的第一硬掩模層具有第一溝槽,并在所述第一溝槽中填充材質(zhì)不同于所述第一硬掩模層的第二硬掩模層;
步驟S3:在所述第一硬掩模層和所述第二硬掩模層上方依次形成第三硬掩模層和圖形化的第二導(dǎo)向自組裝,且所述第二導(dǎo)向自組裝的圖形和所述第一導(dǎo)向自組裝的圖形相互交疊,所述第三硬掩模層的材質(zhì)不同于所述第一硬掩模層和所述第二硬掩模層;
步驟S4:以圖形化的第二導(dǎo)向自組裝為掩模,刻蝕所述第三硬掩模層,形成圖形化的第三硬掩模層,并以所述圖形化的第三硬掩模層為掩??涛g所述第二硬掩模層和所述第一硬掩模層,以再次圖形化所述第二硬掩模層和所述第一硬掩模層;
步驟S5:去除所述第三硬掩模層,并去除所述第二硬掩模層或第一硬掩模層,以形成掩模圖形層;
步驟S6:以所述掩模圖形層為掩模,刻蝕所述半導(dǎo)體層和所述催化劑層,以形成島狀結(jié)構(gòu);
步驟S7:對所述島狀結(jié)構(gòu)進(jìn)行退火,以使得所述島狀結(jié)構(gòu)中的催化劑層能催化所述島狀結(jié)構(gòu)中的半導(dǎo)體層形成納米線。
可選的,在所述的半導(dǎo)體納米線的形成方法中,在所述第一硬掩模層上形成所述圖形化的第一導(dǎo)向自組裝的步驟包括:
步驟S11:在所述第一硬掩模層上形成第一光刻膠層;
步驟S12:對所述第一光刻膠層進(jìn)行光刻,以形成圖形化的第一光刻膠層,所述圖形化的第一光刻膠層具有第二溝槽;
步驟S13:在所述第二溝槽中填充第一嵌段共聚物,并使所述第一嵌段共聚物進(jìn)行自組裝,以形成至少具有兩種結(jié)構(gòu)的第一導(dǎo)向自組裝;
步驟S14:除去所述第一導(dǎo)向自組裝中的部分結(jié)構(gòu),以形成所述圖形化的第一導(dǎo)向自組裝。
可選的,在所述的半導(dǎo)體納米線的形成方法中,在所述第三硬掩模層上形成所述圖形化的第二導(dǎo)向自組裝的步驟包括:
步驟S31:在所述第三硬掩模層上形成第二光刻膠層;
步驟S32:對所述第二光刻膠層進(jìn)行光刻,以形成圖形化的第二光刻膠層,所述圖形化的第二光刻膠層具有第三溝槽;
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于上海集成電路研發(fā)中心有限公司,未經(jīng)上海集成電路研發(fā)中心有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201911360925.6/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
H01L 半導(dǎo)體器件;其他類目中不包括的電固體器件
H01L21-00 專門適用于制造或處理半導(dǎo)體或固體器件或其部件的方法或設(shè)備
H01L21-02 .半導(dǎo)體器件或其部件的制造或處理
H01L21-64 .非專門適用于包含在H01L 31/00至H01L 51/00各組的單個器件所使用的除半導(dǎo)體器件之外的固體器件或其部件的制造或處理
H01L21-66 .在制造或處理過程中的測試或測量
H01L21-67 .專門適用于在制造或處理過程中處理半導(dǎo)體或電固體器件的裝置;專門適合于在半導(dǎo)體或電固體器件或部件的制造或處理過程中處理晶片的裝置
H01L21-70 .由在一共用基片內(nèi)或其上形成的多個固態(tài)組件或集成電路組成的器件或其部件的制造或處理;集成電路器件或其特殊部件的制造





