[發(fā)明專利]高速串行計算機擴展總線電路拓撲有效
| 申請?zhí)枺?/td> | 201911089531.1 | 申請日: | 2019-11-08 |
| 公開(公告)號: | CN110851377B | 公開(公告)日: | 2023-09-12 |
| 發(fā)明(設計)人: | 楊蕾;朱帥鋒 | 申請(專利權)人: | 英業(yè)達科技有限公司;英業(yè)達股份有限公司 |
| 主分類號: | G06F13/10 | 分類號: | G06F13/10;G06F13/42;G06F30/392 |
| 代理公司: | 北京國昊天誠知識產(chǎn)權代理有限公司 11315 | 代理人: | 李有財 |
| 地址: | 201114 上海市閔*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 高速 串行 計算機 擴展 總線 電路 拓撲 | ||
本申請公開一種高速串行計算機擴展總線電路拓撲,包括:第一訊號路徑,連接于第一接口與第二接口之間;第二訊號路徑,連接于第一接口與第三接口之間;第三訊號路徑,連接于第三接口與第四接口之間;第一選擇電路,具有第一無源元件與第二無源元件,其中第一無源元件設置于第一訊號路徑上,第二無源設置于第二訊號路徑上;第二選擇電路,具有第三無源元件與第四無源元件,其中第三無源元件設置于第二訊號路徑上,第四無源元件設置于第三訊號路徑上;當?shù)谝粺o源元件的第一端與第二無源元件的第二端導通時,第二訊號路徑導通,當?shù)谌裏o源元件的第一端與第四無源元件的第二端導通時,第三訊號路徑導通。如此不需切換芯片,節(jié)省電路成本與系統(tǒng)功耗。
技術領域
本發(fā)明涉及電路拓撲,尤指一種高速串行計算機擴展總線標準的電路拓撲。
背景技術
PCI-Express(peripheral?component?interconnect?express,PCI-E)是一種高速串行計算機擴展總線標準,用以取代舊的PCI,PCI-X和AGP總線標準。PCIe屬于高速串行點對點雙通道高帶寬傳輸,所連接的設備分配獨享通道帶寬,不共享總線帶寬,主要支持主動電源管理,錯誤報告,端對端的可靠性傳輸,熱插拔以及服務質(zhì)量(QOS)等功能。相對傳統(tǒng)的并行總線架構來說,PCIE采用多對高速串行總線進行點對點的連接,因此可以提供很高的總線帶寬。同時由于上層與PCI的兼容性和成熟的技術,在臺式機、筆記本、服務器等應用中已經(jīng)成為標準的接口,在需要高速數(shù)據(jù)交換嵌入式的應用中,PCI-E是普及應用的標準之一。PCI-E接口根據(jù)總線位寬不同而有所差異,PCIE采用多對高速差分信號傳輸數(shù)據(jù)。
PCI-E目前已發(fā)展到第三代,一般稱為PCI-E?Gen3,其高速通道的拓撲為一對一結構。若通道分叉會造成反射從而影響信號質(zhì)量。因此,當PCIE通道需要做多路選通時,常用的方法是采用PCIE切換芯片,以解決PCIE通道不夠用的問題。但是對于同一MLB根據(jù)不同系統(tǒng)配置,對PCIE通道進行不同分配的方案而言,PCIE?switch芯片不僅增加成本,浪費實際PCB使用空間,也會增加系統(tǒng)的功耗,在實際芯片功能的使用上也有些浪費。
發(fā)明內(nèi)容
有鑒于此,如何減輕或消除上述相關領域的缺失,實為有待解決的問題。
本申請公開一種高速串行計算機擴展總線電路拓撲,包括:第一接口;第二接口;第三接口;第四接口;第一訊號路徑,連接于所述第一接口與所述第二接口之間;第二訊號路徑,連接于所述第一接口與所述第三接口之間;第三訊號路徑,連接于所述第三接口與所述第四接口之間;第一選擇電路,具有第一無源元件與第二無源元件,其中所述第一無源元件設置于所述第一訊號路徑上,所述第二無源設置于所述第二訊號路徑上;第二選擇電路,具有第三無源元件與第四無源元件,其中所述第三無源元件設置于所述第二訊號路徑上,所述第四無源元件設置于所述第三訊號路徑上;其中,當所述第一無源元件的第一端與所述第二無源元件的第二端導通時,所述第二訊號路徑導通,當所述第三無源元件的第一端與所述第四無源元件的第二端導通時,所述第三訊號路徑導通。
在本申請公開的高速串行計算機擴展總線電路拓撲,采用無源元件代替PCIE切換芯片,此外,也特別設計了無源元件(電阻/電容)的拓撲布局。本申請公開的高速串行計算機擴展總線電路拓撲其結構簡單,由于不需要切換芯片,因此節(jié)省了電路的成本。此外,特別設計的電路布局,也節(jié)省走線空間。最后,由于采用無源器件取代了切換芯片,也節(jié)省了系統(tǒng)功耗。
本發(fā)明的其他優(yōu)點將配合以下的說明和附圖進行更詳細的解說。
附圖說明
此處所說明的附圖用來提供對本申請的進一步理解,構成本申請的一部分,本申請的示意性實施例及其說明用于解釋本申請,并不構成對本申請的不當限定。
圖1為應用本申請公開高速串行計算機擴展總線電路拓撲的一種實施例。
圖2為本申請公開高速串行計算機擴展總線電路拓撲的實施例。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英業(yè)達科技有限公司;英業(yè)達股份有限公司,未經(jīng)英業(yè)達科技有限公司;英業(yè)達股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201911089531.1/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





