[發(fā)明專利]無濾波的數(shù)字鎖相環(huán)有效
| 申請?zhí)枺?/td> | 201910980774.8 | 申請日: | 2019-10-15 |
| 公開(公告)號: | CN111049517B | 公開(公告)日: | 2023-10-24 |
| 發(fā)明(設(shè)計)人: | A·R·斯拜爾 | 申請(專利權(quán))人: | 美國亞德諾半導(dǎo)體公司 |
| 主分類號: | H03L7/087 | 分類號: | H03L7/087;H03L7/091;H03L7/099;H03L7/18 |
| 代理公司: | 中國貿(mào)促會專利商標(biāo)事務(wù)所有限公司 11038 | 代理人: | 張丹 |
| 地址: | 美國馬*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 濾波 數(shù)字 鎖相環(huán) | ||
本公開涉及無濾波的數(shù)字鎖相環(huán)。在一個例子中公開一種適用于避免環(huán)路帶寬權(quán)衡的數(shù)字鎖相環(huán)(DPLL)電路,該電路包括:頻率維度頻率檢測器,具有外部頻率輸入和反饋頻率輸入,所述頻率維度頻率檢測器包括測量所述外部頻率輸入和所述反饋頻率輸入之間的頻率差并驅(qū)動脈沖信號的電路,其中如果差為正則所述脈沖信號為第一種類,如果差為負(fù)則所述脈沖信號為第二種類;和數(shù)控振蕩器(NCO),包括驅(qū)動輸出時鐘和響應(yīng)所述脈沖信號來調(diào)節(jié)所述輸出時鐘頻率的電路,其中NCO的輸出提供所述頻率維度頻率檢測器的反饋頻率輸入。
技術(shù)領(lǐng)域
本申請涉及音頻信號處理領(lǐng)域,更具體地說,涉及提供無濾波的數(shù)字鎖相環(huán)。
背景技術(shù)
音頻產(chǎn)品的消費者期望音頻處理應(yīng)用的高質(zhì)量音頻和線性響應(yīng)。
發(fā)明內(nèi)容
在例子中,公開一種適用于避免環(huán)路帶寬權(quán)衡的數(shù)字鎖相環(huán)(DPLL)電路,電路包括:頻率維度頻率檢測器,具有外部頻率輸入和反饋頻率輸入,所述頻率維度頻率檢測器包括測量所述外部頻率輸入和所述反饋頻率輸入之間的頻率差并驅(qū)動脈沖信號的電路,其中如果差為正則所述脈沖信號為第一種類,如果差為負(fù)則所述脈沖信號為第二種類;和數(shù)控振蕩器(NCO),包括驅(qū)動輸出時鐘和響應(yīng)所述脈沖信號來調(diào)節(jié)所述輸出時鐘頻率的電路,其中NCO的輸出提供所述頻率維度頻率檢測器的反饋頻率輸入。
附圖說明
當(dāng)結(jié)合附圖閱讀時,從以下詳細(xì)描述中將最好地理解本公開。要強調(diào)的是,根據(jù)行業(yè)中的標(biāo)準(zhǔn)實踐,各種特征未按比例繪制,僅用于說明目的。實際上,為了清楚起見,各種特征的尺寸可以任意增加或減小。
圖1是根據(jù)本說明書的教導(dǎo)的鎖相環(huán)(PLL)的框圖。
圖2是根據(jù)本說明書的教導(dǎo),與采樣率轉(zhuǎn)換器的選定元件一起原位示出的無濾波的數(shù)字鎖相環(huán)(DPLL)的框圖。
圖3是根據(jù)本說明書的教導(dǎo)的頻率檢測器的框圖。
圖4是示出根據(jù)本說明書的教導(dǎo)的頻率檢測器的另一實施例的框圖。
圖5是示出根據(jù)本說明書的教導(dǎo)的DPLL的所選元件的框圖。
圖6是示出根據(jù)本說明書的教導(dǎo)的PLL的詳細(xì)視圖的框圖。
圖7是示出根據(jù)本說明書的教導(dǎo)的PLL的另一實施例的框圖。
圖8是根據(jù)本說明書的教導(dǎo)的異步采樣率轉(zhuǎn)換器(ASRC)的所選元件的框圖。
圖9是根據(jù)本說明書的教導(dǎo)的用戶操作頭戴式耳機的圖示。
圖10是根據(jù)本說明書的教導(dǎo)的降噪耳機的框圖。
圖11是根據(jù)本說明書的教導(dǎo)的音頻處理器的所選元件的框圖。
具體實施方式
以下公開提供了用于實現(xiàn)本公開的不同特征的許多不同的實施例或示例。以下描述組件和布置的特定示例以簡化本公開。當(dāng)然,這些僅僅是示例,而無意于進(jìn)行限制。此外,本公開可以在各個示例中重復(fù)參考數(shù)字和/或字母。該重復(fù)是出于簡單和清楚的目的,并且其本身并不指示所討論的各種實施例和/或配置之間的關(guān)系。不同的實施例可以具有不同的優(yōu)點,并且任何實施例都不需要特定的優(yōu)點。
鎖相環(huán)(PLL)是信號處理中常見的基本電路。在信號處理應(yīng)用中,處理電路以特定的采樣頻率接收輸入信號。該信號可能在電路中以不同的采樣頻率進(jìn)行處理。即使在信號處理器以與輸入信號相同的標(biāo)稱采樣頻率工作的情況下,采樣頻率也可能存在一些失配,并且?guī)缀醪豢杀苊獾氖牵盘枌⒈舜水愊唷?/p>
PLL的基本目的是從輸入信號中恢復(fù)采樣頻率和相位,并在信號處理器中直接或以倍數(shù)匹配該采樣頻率。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于美國亞德諾半導(dǎo)體公司,未經(jīng)美國亞德諾半導(dǎo)體公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910980774.8/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類





