[發(fā)明專利]存儲(chǔ)器裝置有效
| 申請(qǐng)?zhí)枺?/td> | 201910660657.3 | 申請(qǐng)日: | 2019-07-22 |
| 公開(公告)號(hào): | CN110364202B | 公開(公告)日: | 2021-08-24 |
| 發(fā)明(設(shè)計(jì))人: | 陳忱;司強(qiáng) | 申請(qǐng)(專利權(quán))人: | 上海兆芯集成電路有限公司 |
| 主分類號(hào): | G11C11/406 | 分類號(hào): | G11C11/406;G11C11/4063 |
| 代理公司: | 北京市柳沈律師事務(wù)所 11105 | 代理人: | 徐協(xié)成 |
| 地址: | 201203 上海市張*** | 國(guó)省代碼: | 上海;31 |
| 權(quán)利要求書: | 查看更多 | 說(shuō)明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 存儲(chǔ)器 裝置 | ||
本發(fā)明提供一種存儲(chǔ)器裝置,該裝置包括:存儲(chǔ)器控制單元及寫輸出時(shí)鐘裝置。存儲(chǔ)器控制單元用以提供寫輸入時(shí)鐘及第一控制值。寫輸出時(shí)鐘裝置依據(jù)寫輸入時(shí)鐘產(chǎn)生多個(gè)內(nèi)部時(shí)鐘,且依據(jù)存儲(chǔ)器控制單元的控制,從該等內(nèi)部時(shí)鐘中選擇目標(biāo)內(nèi)部時(shí)鐘,再依據(jù)第一控制值加以延遲后,作為寫輸出時(shí)鐘至存儲(chǔ)器單元。存儲(chǔ)器單元依據(jù)寫輸出時(shí)鐘產(chǎn)生數(shù)據(jù)信號(hào)。存儲(chǔ)器控制單元接收數(shù)據(jù)信號(hào)以判斷寫輸出時(shí)鐘是否符合存儲(chǔ)器單元運(yùn)作的時(shí)序需求。若判斷為不符合時(shí)序需求,存儲(chǔ)器控制單元改變第一控制值和/或改變所選擇的目標(biāo)內(nèi)部時(shí)鐘,進(jìn)而改變寫輸出時(shí)鐘。
技術(shù)領(lǐng)域
本發(fā)明涉及一種存儲(chǔ)器裝置,特別涉及具有硬件調(diào)節(jié)訓(xùn)練的存儲(chǔ)器裝置。
背景技術(shù)
隨著雙線存儲(chǔ)器模塊(dual in-line memory module,DIMM)廣泛地應(yīng)用于個(gè)人計(jì)算機(jī)及服務(wù)器系統(tǒng)等,對(duì)于調(diào)整DIMM的數(shù)據(jù)傳輸已經(jīng)成為重要的課題。DIMM的技術(shù)發(fā)展已經(jīng)包括了第三代雙倍數(shù)據(jù)率(Double-Data-Rate third generation,DDR3)及最新的第四代雙倍數(shù)據(jù)率(Double-Data-Rate fourth generation,DDR4),其中為了支持DDR3及DDR4應(yīng)用在更高頻率的操作環(huán)境,DIMM會(huì)采用的拓樸結(jié)構(gòu)為飛越式(Fly-by)結(jié)構(gòu),以降低同步切換噪聲,并改善信號(hào)的完整性。
在飛越式結(jié)構(gòu)中,時(shí)鐘信號(hào)、命令信號(hào)、讀/寫數(shù)據(jù)及地址遍歷DIMM中的每個(gè)動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(dynamic random access memory,DRAM)顆粒,其中讀/寫數(shù)據(jù)會(huì)通過(guò)輸入輸出接口連接于每個(gè)DRAM顆粒。由于時(shí)鐘信號(hào)、命令信號(hào)、讀/寫數(shù)據(jù)及地址被傳送到DIMM上的每個(gè)DRAM顆粒的距離不盡相同,所以到達(dá)DIMM上的每個(gè)DRAM顆粒的讀/寫數(shù)據(jù)存在著不同的傳輸時(shí)間差異。因此在讀/寫數(shù)據(jù)時(shí),本發(fā)明提供一種存儲(chǔ)器裝置讓讀/寫數(shù)據(jù)的時(shí)鐘周期符合DIMM元件上的時(shí)鐘周期。
發(fā)明內(nèi)容
有鑒于此,本發(fā)明提出一種存儲(chǔ)器裝置,可以調(diào)整讀/寫數(shù)據(jù)的時(shí)鐘周期。藉此,解決上述的問(wèn)題。
一種存儲(chǔ)器裝置包括:存儲(chǔ)器控制單元及寫輸出時(shí)鐘裝置。存儲(chǔ)器控制單元用以提供寫輸入時(shí)鐘及第一控制值。寫輸出時(shí)鐘裝置依據(jù)寫輸入時(shí)鐘產(chǎn)生多個(gè)內(nèi)部時(shí)鐘,且依據(jù)存儲(chǔ)器控制單元的控制,從該等內(nèi)部時(shí)鐘中選擇一目標(biāo)內(nèi)部時(shí)鐘再依據(jù)第一控制值加以延遲后,作為一寫輸出時(shí)鐘而輸出至存儲(chǔ)器單元。其中,存儲(chǔ)器單元依據(jù)寫輸出時(shí)鐘產(chǎn)生數(shù)據(jù)(DQ)信號(hào)。存儲(chǔ)器控制單元接收數(shù)據(jù)信號(hào)并且據(jù)以判斷寫輸出時(shí)鐘是否符合存儲(chǔ)器單元運(yùn)作的時(shí)序需求。其中,若判斷為不符合時(shí)序需求,存儲(chǔ)器控制單元改變第一控制值和/或改變所選擇的目標(biāo)內(nèi)部時(shí)鐘,進(jìn)而改變寫輸出時(shí)鐘。
附圖說(shuō)明
圖1所示為根據(jù)本發(fā)明的一實(shí)施例的存儲(chǔ)器裝置,有關(guān)于寫入數(shù)據(jù)的操作的示意圖。
圖2所示為根據(jù)本發(fā)明的一實(shí)施例的寫輸出時(shí)鐘生成裝置的架構(gòu)圖。
圖3所示為根據(jù)本發(fā)明的其他一實(shí)施例的寫輸出時(shí)鐘生成裝置的架構(gòu)圖。
圖4所示為根據(jù)本發(fā)明的一實(shí)施例的寫輸出生成裝置的操作流程圖。
圖5所示為根據(jù)本發(fā)明的一實(shí)施例的存儲(chǔ)器裝置,有關(guān)于讀取數(shù)據(jù)的操作的示意圖。
具體實(shí)施方式
參考附圖來(lái)描述本發(fā)明,其中在所有附圖中使用相同的附圖標(biāo)記來(lái)表示相似或等效的元件。附圖不是按比例繪制的,而是僅用于說(shuō)明本發(fā)明。本發(fā)明的幾個(gè)形態(tài)如下描述,并參考示例應(yīng)用作為說(shuō)明。應(yīng)該理解的是,闡述了許多具體細(xì)節(jié)、關(guān)系和方法以提供對(duì)本發(fā)明的全面了解。然而,相關(guān)領(lǐng)域的普通技術(shù)人員將容易認(rèn)識(shí)到,本發(fā)明可以被實(shí)行即便在沒(méi)有一個(gè)或多個(gè)具體細(xì)節(jié)的情況下或沒(méi)有利用其他方法來(lái)實(shí)施本發(fā)明。在其他情況下,未詳細(xì)示出已知的結(jié)構(gòu)或操作以避免模糊本發(fā)明。本發(fā)明不受所示的行為或事件的順序所限制,因?yàn)橐恍┬袨榭赡芤圆煌捻樞虬l(fā)生和/或與其他行為或事件同時(shí)發(fā)生。此外,并非所有說(shuō)明的行為或事件都需要根據(jù)本發(fā)明的方法來(lái)實(shí)施。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于上海兆芯集成電路有限公司,未經(jīng)上海兆芯集成電路有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910660657.3/2.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 用于控制非易失性存儲(chǔ)器的控制器
- 處理器、存儲(chǔ)器、計(jì)算機(jī)系統(tǒng)、系統(tǒng)LSI及其驗(yàn)證方法
- 存儲(chǔ)和檢索處理系統(tǒng)的數(shù)據(jù)的存儲(chǔ)器系統(tǒng)和性能監(jiān)視方法
- 用于控制半導(dǎo)體裝置的方法
- 存儲(chǔ)器存儲(chǔ)裝置及其測(cè)試方法
- 存儲(chǔ)器裝置及可促進(jìn)張量存儲(chǔ)器存取的方法
- 使用雙通道存儲(chǔ)器作為具有間隔的單通道存儲(chǔ)器
- 用于管理存儲(chǔ)器訪問(wèn)操作的方法和系統(tǒng)
- 存儲(chǔ)器控制器、存儲(chǔ)裝置和存儲(chǔ)裝置的操作方法
- 具有部分組刷新的存儲(chǔ)器





