[發(fā)明專利]一種CMOS數(shù)據(jù)清除電路及計算機設(shè)備有效
| 申請?zhí)枺?/td> | 201910566363.4 | 申請日: | 2019-06-27 |
| 公開(公告)號: | CN110262647B | 公開(公告)日: | 2021-05-25 |
| 發(fā)明(設(shè)計)人: | 張雷;王文章;吳志宏;姜建平 | 申請(專利權(quán))人: | 無錫睿勤科技有限公司 |
| 主分類號: | G06F1/24 | 分類號: | G06F1/24 |
| 代理公司: | 北京同達信恒知識產(chǎn)權(quán)代理有限公司 11291 | 代理人: | 黃志華 |
| 地址: | 214000 江蘇省無錫*** | 國省代碼: | 江蘇;32 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 cmos 數(shù)據(jù) 清除 電路 計算機 設(shè)備 | ||
本發(fā)明實施例提供了一種CMOS數(shù)據(jù)清除電路及計算機設(shè)備,涉及計算機設(shè)備技術(shù)領(lǐng)域,CMOS數(shù)據(jù)清除電路包括復(fù)位信號輸出電路、第一延時模塊、第二延時模塊、嵌入式控制器、CMOS數(shù)據(jù)清除模塊,復(fù)位信號輸出電路用于輸出復(fù)位信號至所述第一延時模塊。第一延時模塊接收到復(fù)位信號并延時第一預(yù)設(shè)時長后,發(fā)送重啟信號至嵌入式控制器和第二延時模塊。第二延時模塊接收到重啟信號并延時第二預(yù)設(shè)時長后,發(fā)送清除信號至CMOS數(shù)據(jù)清除模塊,以使清除CMOS芯片中的數(shù)據(jù)。由于在使用復(fù)位鍵重啟嵌入控制器時,使用嵌入控制器的重啟信號觸發(fā)清除CMOS芯片中的數(shù)據(jù),僅利用現(xiàn)有按鍵實現(xiàn)清除功能,避免拆機動作,簡化維修或者售后操作流程。
技術(shù)領(lǐng)域
本發(fā)明實施例涉及計算機設(shè)備技術(shù)領(lǐng)域,尤其涉及一種CMOS數(shù)據(jù)清除電路及計算機設(shè)備。
背景技術(shù)
目前電腦設(shè)計均帶有實時時鐘(Real-Time Clock,簡稱RTC)電池,該電池可以是紐扣電池或者集成到系統(tǒng)電池中,用以來維持系統(tǒng)在關(guān)機斷電情況下對時間的保持及基本輸入輸出系統(tǒng)(Basic Input Output System,BIOS)中的相關(guān)設(shè)定不變。當(dāng)機器需要清除互補金屬氧化物半導(dǎo)體(Complementary Metal Oxide Semiconductor,簡稱CMOS)時,目前均是拆機拔除電池來達到清除CMOS的目的,此操作在用戶端很難完成,并且增加燒機的風(fēng)險。
發(fā)明內(nèi)容
由于通過拆機拔除電池來清除CMOS數(shù)據(jù),在用戶端很難完成,并且增加燒機的風(fēng)險的問題,本發(fā)明實施例提供了一種CMOS數(shù)據(jù)清除電路及計算機設(shè)備。
一方面,本發(fā)明實施例提供了一種CMOS數(shù)據(jù)清除電路,包括:
復(fù)位信號輸出電路、第一延時模塊、第二延時模塊、嵌入式控制器、CMOS數(shù)據(jù)清除模塊;
所述復(fù)位信號輸出電路用于輸出復(fù)位信號至所述第一延時模塊;
所述第一延時模塊用于接收到所述復(fù)位信號并延時第一預(yù)設(shè)時長后,發(fā)送重啟信號至所述嵌入式控制器和所述第二延時模塊;
所述第二延時模塊用于接收到所述重啟信號并延時第二預(yù)設(shè)時長后,發(fā)送清除信號至所述CMOS數(shù)據(jù)清除模塊;
所述CMOS數(shù)據(jù)清除模塊用于在接收到所述清除信號時清除CMOS芯片中的數(shù)據(jù)。
可選地,所述復(fù)位信號輸出電路包括復(fù)位鍵;
在所述復(fù)位鍵閉合時,所述復(fù)位信號輸出電路輸出復(fù)位信號,所述復(fù)位信號為低電平。
可選地,所述第一延時模塊包括第一開關(guān)、第一電阻、第二電阻、第一電容;
所述第一開關(guān)的第一端與所述復(fù)位信號輸出電路連接,所述第一開關(guān)的第二端與第一電阻連接,所述第一開關(guān)的第三端接地;
所述第二電阻的一端與第一電源連接,所述第二電阻的另一端與第一節(jié)點連接,所述第一節(jié)點為所述第一電阻與所述第一電容之間的節(jié)點;
所述第一電容的一端與所述第一節(jié)點連接,所述第一電容的另一端接地;
所述第一節(jié)點分別與所述嵌入式控制器和所述第二延時模塊連接。
可選地,所述第二延時模塊包括第二開關(guān)、第三電阻、第四電阻、第二電容;
所述第二開關(guān)的第一端與所述第一延時模塊連接,所述第二開關(guān)的第二端與第三電阻連接,所述第二開關(guān)的第三端接地;
所述第四電阻的一端與第二電源連接,所述第四電阻的另一端與第二節(jié)點連接,所述第二節(jié)點為所述第三電阻與所述第二電容之間的節(jié)點;
所述第二電容的一端與所述第二節(jié)點連接,所述第二電容的另一端接地;
所述第二節(jié)點與所述CMOS數(shù)據(jù)清除模塊連接。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于無錫睿勤科技有限公司,未經(jīng)無錫睿勤科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910566363.4/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 數(shù)據(jù)顯示系統(tǒng)、數(shù)據(jù)中繼設(shè)備、數(shù)據(jù)中繼方法、數(shù)據(jù)系統(tǒng)、接收設(shè)備和數(shù)據(jù)讀取方法
- 數(shù)據(jù)記錄方法、數(shù)據(jù)記錄裝置、數(shù)據(jù)記錄媒體、數(shù)據(jù)重播方法和數(shù)據(jù)重播裝置
- 數(shù)據(jù)發(fā)送方法、數(shù)據(jù)發(fā)送系統(tǒng)、數(shù)據(jù)發(fā)送裝置以及數(shù)據(jù)結(jié)構(gòu)
- 數(shù)據(jù)顯示系統(tǒng)、數(shù)據(jù)中繼設(shè)備、數(shù)據(jù)中繼方法及數(shù)據(jù)系統(tǒng)
- 數(shù)據(jù)嵌入裝置、數(shù)據(jù)嵌入方法、數(shù)據(jù)提取裝置及數(shù)據(jù)提取方法
- 數(shù)據(jù)管理裝置、數(shù)據(jù)編輯裝置、數(shù)據(jù)閱覽裝置、數(shù)據(jù)管理方法、數(shù)據(jù)編輯方法以及數(shù)據(jù)閱覽方法
- 數(shù)據(jù)發(fā)送和數(shù)據(jù)接收設(shè)備、數(shù)據(jù)發(fā)送和數(shù)據(jù)接收方法
- 數(shù)據(jù)發(fā)送裝置、數(shù)據(jù)接收裝置、數(shù)據(jù)收發(fā)系統(tǒng)、數(shù)據(jù)發(fā)送方法、數(shù)據(jù)接收方法和數(shù)據(jù)收發(fā)方法
- 數(shù)據(jù)發(fā)送方法、數(shù)據(jù)再現(xiàn)方法、數(shù)據(jù)發(fā)送裝置及數(shù)據(jù)再現(xiàn)裝置
- 數(shù)據(jù)發(fā)送方法、數(shù)據(jù)再現(xiàn)方法、數(shù)據(jù)發(fā)送裝置及數(shù)據(jù)再現(xiàn)裝置





