[發(fā)明專(zhuān)利]使用端點(diǎn)的PCIE根復(fù)合體消息中斷產(chǎn)生方法在審
| 申請(qǐng)?zhí)枺?/td> | 201910392376.4 | 申請(qǐng)日: | 2019-05-10 |
| 公開(kāi)(公告)號(hào): | CN111913898A | 公開(kāi)(公告)日: | 2020-11-10 |
| 發(fā)明(設(shè)計(jì))人: | 臧鐵飛;胡鳴凱;劉崗;廉明歡 | 申請(qǐng)(專(zhuān)利權(quán))人: | 恩智浦美國(guó)有限公司 |
| 主分類(lèi)號(hào): | G06F13/24 | 分類(lèi)號(hào): | G06F13/24 |
| 代理公司: | 中科專(zhuān)利商標(biāo)代理有限責(zé)任公司 11021 | 代理人: | 倪斌 |
| 地址: | 美國(guó)德*** | 國(guó)省代碼: | 暫無(wú)信息 |
| 權(quán)利要求書(shū): | 查看更多 | 說(shuō)明書(shū): | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 使用 端點(diǎn) pcie 復(fù)合體 消息 中斷 產(chǎn)生 方法 | ||
1.一種方法,其特征在于,包括:
第一中央處理單元(CPU)創(chuàng)建第一數(shù)據(jù)結(jié)構(gòu),所述第一數(shù)據(jù)結(jié)構(gòu)包括分別映射到一個(gè)或多個(gè)第一目標(biāo)地址的一個(gè)或多個(gè)第一源地址,以及映射到預(yù)定目標(biāo)地址的預(yù)定源地址,其中所述一個(gè)或多個(gè)第一源地址分別對(duì)應(yīng)于存儲(chǔ)器系統(tǒng)中的一個(gè)或多個(gè)第一源位置,一個(gè)或多個(gè)第一數(shù)據(jù)塊分別存儲(chǔ)于所述一個(gè)或多個(gè)第一源位置中,并且其中所述預(yù)定源地址對(duì)應(yīng)于所述存儲(chǔ)器系統(tǒng)中的預(yù)定源位置,預(yù)定義數(shù)據(jù)模式存儲(chǔ)于所述預(yù)定源位置中;
第一集成電路(IC)中的直接存儲(chǔ)器存取(DMA)控制器參與DMA數(shù)據(jù)傳遞,其中所述DMA數(shù)據(jù)傳遞包括:
分別將所述一個(gè)或多個(gè)第一數(shù)據(jù)塊依序地復(fù)制到一個(gè)或多個(gè)第一目標(biāo)存儲(chǔ)位置,所述一個(gè)或多個(gè)第一目標(biāo)存儲(chǔ)位置分別對(duì)應(yīng)于所述一個(gè)或多個(gè)第一目標(biāo)地址,以及;
在將所述一個(gè)或多個(gè)第一數(shù)據(jù)塊依序地復(fù)制到所述一個(gè)或多個(gè)第一目標(biāo)存儲(chǔ)位置之后,將所述預(yù)定義數(shù)據(jù)模式復(fù)制到對(duì)應(yīng)于所述預(yù)定目標(biāo)地址的預(yù)定存儲(chǔ)位置。
2.根據(jù)權(quán)利要求1所述的方法,其特征在于,進(jìn)一步包括在所述第一CPU創(chuàng)建所述第一數(shù)據(jù)結(jié)構(gòu)之前,將所述預(yù)定義數(shù)據(jù)模式存儲(chǔ)于所述存儲(chǔ)器系統(tǒng)中的所述預(yù)定源位置中的動(dòng)作。
3.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述預(yù)定目標(biāo)存儲(chǔ)位置包括與所述第一IC外部的中斷控制器電路相關(guān)聯(lián)的寄存器。
4.根據(jù)權(quán)利要求3所述的方法,其特征在于,進(jìn)一步包括所述中斷控制器電路檢測(cè)所述寄存器中的所述預(yù)定義數(shù)據(jù)模式,并且所述中斷控制器電路響應(yīng)于檢測(cè)所述預(yù)定義數(shù)據(jù)模式而產(chǎn)生中斷信號(hào)。
5.根據(jù)權(quán)利要求4所述的方法,其特征在于,進(jìn)一步包括第二CPU從所述中斷控制器電路接收所述中斷信號(hào)。
6.根據(jù)權(quán)利要求3所述的方法,其特征在于,進(jìn)一步包括響應(yīng)于將所述預(yù)定義模式復(fù)制到所述寄存器的所述動(dòng)作,第二CPU從所述中斷控制器電路接收中斷信號(hào)。
7.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述第一CPU包含在所述第一IC中,并且其中所述一個(gè)或多個(gè)第一存儲(chǔ)位置處于所述第一IC外部。
8.根據(jù)權(quán)利要求1所述的方法,其特征在于,進(jìn)一步包括:
所述第一CPU創(chuàng)建第二數(shù)據(jù)結(jié)構(gòu),所述第二數(shù)據(jù)結(jié)構(gòu)包括分別映射到一個(gè)或多個(gè)第二目標(biāo)地址的一個(gè)或多個(gè)第二源地址,以及映射到所述預(yù)定目標(biāo)地址的所述預(yù)定源地址,其中所述一個(gè)或多個(gè)第二源地址分別對(duì)應(yīng)于所述存儲(chǔ)器系統(tǒng)中的一個(gè)或多個(gè)第二源位置,一個(gè)或多個(gè)第二數(shù)據(jù)塊分別存儲(chǔ)于所述一個(gè)或多個(gè)第二源位置中;
所述DMA控制器參與另一DMA數(shù)據(jù)傳遞,其中所述另一DMA數(shù)據(jù)傳遞包括:
分別將所述一個(gè)或多個(gè)第二數(shù)據(jù)塊依序地復(fù)制到一個(gè)或多個(gè)第二目標(biāo)存儲(chǔ)位置,所述一個(gè)或多個(gè)第二目標(biāo)存儲(chǔ)位置分別對(duì)應(yīng)于所述一個(gè)或多個(gè)第二目標(biāo)地址,以及;
在將所述一個(gè)或多個(gè)第二數(shù)據(jù)塊依序地復(fù)制到所述一個(gè)或多個(gè)第二目標(biāo)存儲(chǔ)位置之后,將所述預(yù)定數(shù)據(jù)模式復(fù)制到對(duì)應(yīng)于所述預(yù)定目標(biāo)地址的所述預(yù)定目標(biāo)存儲(chǔ)位置。
該專(zhuān)利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專(zhuān)利權(quán)人授權(quán)。該專(zhuān)利全部權(quán)利屬于恩智浦美國(guó)有限公司,未經(jīng)恩智浦美國(guó)有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買(mǎi)此專(zhuān)利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910392376.4/1.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專(zhuān)利網(wǎng)。
- 上一篇:一種植物乳桿菌抗菌肽的提取方法
- 下一篇:獲得肝臟細(xì)胞的方法和組合物
- 同類(lèi)專(zhuān)利
- 專(zhuān)利分類(lèi)
G06F 電數(shù)字?jǐn)?shù)據(jù)處理
G06F13-00 信息或其他信號(hào)在存儲(chǔ)器、輸入/輸出設(shè)備或者中央處理機(jī)之間的互連或傳送
G06F13-10 .對(duì)外部設(shè)備的程序控制
G06F13-14 .對(duì)互連或傳送請(qǐng)求的處理
G06F13-38 .信息傳送,例如,在總線(xiàn)上進(jìn)行的
G06F13-40 ..總線(xiàn)結(jié)構(gòu)
G06F13-42 ..總線(xiàn)傳送協(xié)議,例如,信號(hào)的交接過(guò)程;同步
- 基于端點(diǎn)之間的安全通信方法
- 采用軟交換體系實(shí)現(xiàn)合法監(jiān)聽(tīng)的媒體控制方法
- 圖像處理設(shè)備及其方法
- 一種可實(shí)現(xiàn)平臺(tái)配置保護(hù)的雙向平臺(tái)鑒別方法及其系統(tǒng)
- 電信系統(tǒng)中管理多個(gè)主叫方身份的方法
- 數(shù)字開(kāi)關(guān)與手動(dòng)開(kāi)關(guān)之整合裝置
- 一種觸摸式按鍵及其檢測(cè)方法
- 路徑查詢(xún)方法及裝置
- 一種基于一次一密鑰的安全通信方法
- 用于識(shí)別網(wǎng)絡(luò)中的端點(diǎn)的方法、系統(tǒng)和計(jì)算機(jī)程序產(chǎn)品
- 一種安裝PCIE卡的設(shè)備
- 一種PCIe設(shè)備管理方法及裝置
- 一種高速外設(shè)部件互連標(biāo)準(zhǔn)卡及其使用方法和裝置
- 一種基于PCIESwitch的PCIE信號(hào)擴(kuò)展系統(tǒng)及方法
- 一種基于PCIE Switch的PCIE信號(hào)擴(kuò)展系統(tǒng)
- PCIe設(shè)備共享網(wǎng)絡(luò)的生成方法、裝置及系統(tǒng)
- 一種PCIE設(shè)備的對(duì)接方法及PCIE設(shè)備
- 一種PCIE擴(kuò)展卡、相應(yīng)主機(jī)和PCIE信號(hào)擴(kuò)展方法
- 一種PCIe總線(xiàn)地址空間分配方法及裝置
- 一種服務(wù)器CPU適配PCIE板卡的方法





