[發明專利]驅動器和數據傳輸方法有效
| 申請號: | 201910060479.0 | 申請日: | 2019-01-22 |
| 公開(公告)號: | CN109857692B | 公開(公告)日: | 2023-06-02 |
| 發明(設計)人: | 李永耀;羅飛;李建康;朱江;曾杰平 | 申請(專利權)人: | 華為技術有限公司 |
| 主分類號: | G06F13/40 | 分類號: | G06F13/40 |
| 代理公司: | 北京龍雙利達知識產權代理有限公司 11329 | 代理人: | 王君;肖鸝 |
| 地址: | 518129 廣東*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 驅動器 數據傳輸 方法 | ||
1.一種驅動器,其特征在于,包括:時鐘數據恢復CDR電路、彈性緩沖器、接收電路和發送電路;
所述CDR電路用于從接收信號中恢復出接收時鐘;
所述接收電路用于使用所述接收時鐘從所述接收信號中恢復出發送數據;
所述彈性緩沖器用于使用所述接收時鐘移入所述發送數據,以及所述使用接收時鐘移出所述發送數據;
所述發送電路用于使用所述接收時鐘發送從所述彈性緩沖器移出的所述發送數據。
2.如權利要求1所述的驅動器,其特征在于,所述驅動器還包括第一時鐘轉換電路和第二時鐘轉換電路,
所述第一時鐘轉換電路用于基于所述接收時鐘生成第一時鐘,所述第一時鐘的頻率與期望的本地時鐘的頻率相同;
所述第二時鐘轉換電路用于基于所述第一時鐘生成發送時鐘,并將所述發送時鐘輸出至所述發送電路,所述發送時鐘與所述接收時鐘的頻率相同。
3.如權利要求2所述的驅動器,其特征在于,
在低延時模式下,所述第二時鐘轉換電路的輸入時鐘為所述第一時鐘;
在非低延時模式下,所述第二時鐘轉換電路的輸入時鐘為所述本地時鐘。
4.如權利要求2或3所述的驅動器,其特征在于,所述第一時鐘的頻率為100MHz。
5.如權利要求1所述的驅動器,其特征在于,所述驅動器還包括信號處理單元,所述信號處理單元用于對所述接收時鐘進行抖動濾波,生成發送時鐘,并將所述發送時鐘輸出至所述發送電路,所述發送時鐘與所述接收時鐘的頻率相同。
6.如權利要求1至3中任一項所述的驅動器,其特征在于,所述驅動器支持多個協議,并且能夠選擇多個協議中的一個協議工作,所述多個協議包括下述中的至少一種:
外圍組件快速互連PCIe協議、加速器內存一致性接口CCIX協議或通用串行總線USB協議。
7.一種數據傳輸方法,其特征在于,所述方法應用于驅動器,所述驅動器包括:時鐘數據恢復CDR電路、彈性緩沖器、接收電路和發送電路;
所述方法包括:
所述CDR電路從接收信號中恢復出接收時鐘;
所述接收電路使用所述接收時鐘從所述接收信號中恢復出發送數據;
所述彈性緩沖器使用所述接收時鐘移入所述發送數據,以及使用所述接收時鐘移出所述發送數據;
所述發送電路使用所述接收時鐘發送從所述彈性緩沖器移出的所述發送數據。
8.如權利要求7所述的方法,其特征在于,所述驅動器還包括第一時鐘轉換電路和第二時鐘轉換電路,
所述第一時鐘轉換電路基于所述接收時鐘生成第一時鐘,所述第一時鐘的頻率與期望的本地時鐘的頻率相同;
所述第二時鐘轉換電路基于所述第一時鐘生成發送時鐘,并將所述發送時鐘輸出至所述發送電路,所述發送時鐘與所述接收時鐘的頻率相同。
9.如權利要求8所述的方法,其特征在于,
在低延時模式下,向所述第二時鐘轉換電路輸入所述第一時鐘;
在非低延時模式下,向所述第二時鐘轉換電路輸入所述本地時鐘。
10.如權利要求8或9所述的方法,其特征在于,所述第一時鐘的頻率為100MHz。
11.如權利要求7所述的方法,其特征在于,所述驅動器還包括信號處理單元,所述信號處理單元對所述接收時鐘進行抖動濾波,生成發送時鐘,并將所述發送時鐘輸出至所述發送電路,所述發送時鐘與所述接收時鐘的頻率相同。
12.如權利要求7至9中任一項所述的方法,其特征在于,所述驅動器支持多個協議,并且能夠選擇多個協議中的一個協議工作,所述多個協議包括下述中的至少一種:
外圍組件快速互連PCIe協議、加速器內存一致性接口CCIX協議或通用串行總線USB協議。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于華為技術有限公司,未經華為技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910060479.0/1.html,轉載請聲明來源鉆瓜專利網。





