[發明專利]一種像素驅動電路及其驅動方法在審
| 申請號: | 201910057090.0 | 申請日: | 2019-01-22 |
| 公開(公告)號: | CN109686330A | 公開(公告)日: | 2019-04-26 |
| 發明(設計)人: | 陳江川 | 申請(專利權)人: | 深圳市華星光電半導體顯示技術有限公司 |
| 主分類號: | G09G3/36 | 分類號: | G09G3/36 |
| 代理公司: | 深圳翼盛智成知識產權事務所(普通合伙) 44300 | 代理人: | 黃威 |
| 地址: | 518132 廣東省深*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 低電位 薄膜晶體管 像素驅動電路 掃描線 電位 掃描驅動器 電性連接 子像素 關斷 數據驅動器 多行掃描 目標電位 掃描線電 掃描信號 數據線電 高電位 數據線 多列 漏極 斷電 驅動 | ||
1.一種像素驅動電路,其特征在于,所述像素驅動電路包括:
呈陣列分布的多個子像素;
與所述子像素一一對應的薄膜晶體管,所述薄膜晶體管的漏極與所述子像素電性連接;
多行掃描線,所述掃描線與所述薄膜晶體管的柵極電性連接;
多列數據線,所述數據線與所述薄膜晶體管的源極電性連接;
與所述掃描線電性連接的掃描驅動器;
與所述數據線電性連接的數據驅動器;
其中,所述掃描驅動器為所述掃描線提供第一拉低電位和第二拉低電位,所述第一拉低電位低于所述薄膜晶體管的關斷電位,所述第二拉低電位低于所述第一拉低電位。
2.根據權利要求1所述的像素驅動電路,其特征在于,在第i行掃描線處于下拉階段時,將與第i行掃描線連接的柵極的下拉目標電位設置為所述第二拉低電位,i為大于或等于1的正整數。
3.根據權利要求2所述的像素驅動電路,其特征在于,在與第i行掃描線連接的柵極的電位下拉至對應的所述薄膜晶體管關斷后,將與第i行掃描線連接的柵極的目標電位設置為所述第一拉低電位。
4.根據權利要求3所述的像素驅動電路,其特征在于,在下一幀第i行掃描線重新啟動前,將與第i行掃描線連接的柵極的電位調整至所述第一拉低電位。
5.根據權利要求1所述的像素驅動電路,其特征在于,所述第一拉低電位為-4~-10伏特。
6.根據權利要求1所述的像素驅動電路,其特征在于,所述第二拉低電位為-10.1~-20伏特。
7.一種像素驅動方法,其特征在于,用于驅動多行掃描線,在第i行掃描線處于下拉階段時,掃描驅動器將第i行掃描線的下拉目標電位設置為第二拉低電位,在第i行掃描線所連接的柵極的電位下拉至對應的薄膜晶體管關斷后,將與第i行掃描線連接的柵極的目標電位設置為第一拉低電位;其中,i為大于或等于1的正整數,所述第一拉低電位低于所述薄膜晶體管的關斷電位,所述第二拉低電位低于所述第一拉低電位。
8.根據權利要求7所述的像素驅動方法,其特征在于,將與第i行掃描線連接的柵極的電位調整至所述第一拉低電位。
9.根據權利要求7所述的像素驅動方法,其特征在于,所述第一拉低電位為-4~-10伏特。
10.根據權利要求7所述的像素驅動方法,其特征在于,所述第二拉低電位為-10.1~-20伏特。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳市華星光電半導體顯示技術有限公司,未經深圳市華星光電半導體顯示技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910057090.0/1.html,轉載請聲明來源鉆瓜專利網。





