[發(fā)明專利]初始化同步裝置、初始化同步方法及攝像機(jī)有效
| 申請(qǐng)?zhí)枺?/td> | 201880097091.1 | 申請(qǐng)日: | 2018-09-28 |
| 公開(公告)號(hào): | CN112689991B | 公開(公告)日: | 2022-12-27 |
| 發(fā)明(設(shè)計(jì))人: | 劉錦秀;李遠(yuǎn)輝 | 申請(qǐng)(專利權(quán))人: | 華為技術(shù)有限公司 |
| 主分類號(hào): | H04N5/232 | 分類號(hào): | H04N5/232 |
| 代理公司: | 北京三高永信知識(shí)產(chǎn)權(quán)代理有限責(zé)任公司 11138 | 代理人: | 顏晶 |
| 地址: | 518129 廣東*** | 國(guó)省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說(shuō)明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 初始化 同步 裝置 方法 攝像機(jī) | ||
1.一種初始化同步裝置,其特征在于,包括:中央處理單元CPU、一個(gè)或多個(gè)控制器以及信號(hào)處理電路,其中,所述一個(gè)或多個(gè)控制器中的每個(gè)控制器均耦合至所述CPU以及所述信號(hào)處理電路,所述信號(hào)處理電路與所述初始化同步裝置外部的一個(gè)或多個(gè)傳感器連接;
所述CPU,用于控制所述信號(hào)處理電路處于第一狀態(tài),所述第一狀態(tài)用于指示第一控制器通過(guò)所述信號(hào)處理電路與所述一個(gè)或多個(gè)傳感器中每個(gè)傳感器連接,所述第一控制器為所述一個(gè)或多個(gè)控制器中的一個(gè)控制器;
所述第一控制器,用于在所述信號(hào)處理電路處于所述第一狀態(tài)時(shí),將所述CPU生成的初始化信號(hào)通過(guò)所述信號(hào)處理電路同時(shí)發(fā)送至所述一個(gè)或多個(gè)傳感器中的每個(gè)傳感器;
所述CPU,還用于控制所述信號(hào)處理電路處于第二狀態(tài),所述第二狀態(tài)用于指示所述一個(gè)或多個(gè)控制器中的每個(gè)控制器通過(guò)所述信號(hào)處理電路與一個(gè)傳感器相連;
每個(gè)控制器,用于在所述信號(hào)處理電路處于所述第二狀態(tài)時(shí),將所述CPU生成的所述初始化信號(hào)或參數(shù)修改信號(hào)發(fā)送給與所述每個(gè)控制器對(duì)應(yīng)的傳感器,所述參數(shù)修改信號(hào)用于對(duì)所述傳感器中記錄的初始化參數(shù)進(jìn)行調(diào)整,所述初始化參數(shù)為在對(duì)每個(gè)所述傳感器進(jìn)行初始化處理的過(guò)程中,所述傳感器接收到的初始化信號(hào)中攜帶的參數(shù)。
2.根據(jù)權(quán)利要求1所述的初始化同步裝置,其特征在于,所述信號(hào)處理電路包括:輸出處理電路和輸入處理電路;
在所述信號(hào)處理電路處于所述第一狀態(tài)時(shí),所述第一控制器通過(guò)所述輸出處理電路向所述一個(gè)或多個(gè)傳感器中的每個(gè)傳感器發(fā)送所述CPU生成的信號(hào);
在所述信號(hào)處理電路處于所述第一狀態(tài)時(shí),所述第一控制器通過(guò)所述輸入處理電路接收所述一個(gè)或多個(gè)傳感器中的每個(gè)傳感器各自生成的響應(yīng)信號(hào)。
3.根據(jù)權(quán)利要求2所述的初始化同步裝置,其特征在于,
所述輸出處理電路包括:一個(gè)或多個(gè)數(shù)字選擇器,所述一個(gè)或多個(gè)數(shù)字選擇器中每個(gè)數(shù)字選擇器的輸出端與對(duì)應(yīng)的傳感器連接;
當(dāng)所述信號(hào)處理電路處于所述第一狀態(tài)時(shí),所述一個(gè)或多個(gè)數(shù)字選擇器中每個(gè)數(shù)字選擇器的輸入端均與所述第一控制器相連;
當(dāng)所述信號(hào)處理電路處于所述第二狀態(tài)時(shí),所述一個(gè)或多個(gè)數(shù)字選擇器中每個(gè)數(shù)字選擇器的輸入端與對(duì)應(yīng)的控制器相連。
4.根據(jù)權(quán)利要求3所述的初始化同步裝置,其特征在于,
每個(gè)所述數(shù)字選擇器均包括第一輸入端口、第二輸入端口、狀態(tài)選擇端口和輸出端口,每個(gè)所述數(shù)字選擇器的第一輸入端口均與所述第一控制器連接,每個(gè)所述數(shù)字選擇器的第二輸入端口與對(duì)應(yīng)的控制器連接,每個(gè)所述數(shù)字選擇器的狀態(tài)選擇端口均與所述CPU連接,每個(gè)所述數(shù)字選擇器的輸出端口與對(duì)應(yīng)的傳感器連接;
其中,對(duì)于每個(gè)所述數(shù)字選擇器,在所述數(shù)字選擇器的狀態(tài)選擇端口接收到所述CPU發(fā)送的用于指示所述信號(hào)處理電路處于所述第一狀態(tài)的指示信號(hào)時(shí),所述第一輸入端口處于開啟狀態(tài),所述第二輸入端口處于關(guān)斷狀態(tài);
對(duì)于每個(gè)所述數(shù)字選擇器,在所述數(shù)字選擇器的狀態(tài)選擇端口接收到所述CPU發(fā)送的用于指示所述信號(hào)處理電路處于所述第二狀態(tài)的指示信號(hào)時(shí),所述第一輸入端口處于關(guān)斷狀態(tài),所述第二輸入端口處于開啟狀態(tài)。
5.根據(jù)權(quán)利要求4所述的初始化同步裝置,其特征在于,
所述輸出處理電路包括:用于輸出數(shù)據(jù)信號(hào)的第一輸出處理電路,以及用于輸出時(shí)鐘信號(hào)的第二輸出處理電路;
所述第一輸出處理電路中的每個(gè)所述數(shù)字選擇器的第一輸入端口均與所述第一控制器的數(shù)據(jù)端口連接,所述第一輸出處理電路中的每個(gè)所述數(shù)字選擇器的第二輸入端口與對(duì)應(yīng)的控制器的數(shù)據(jù)端口連接,
所述第二輸出處理電路中的每個(gè)所述數(shù)字選擇器的第一輸入端口均與所述第一控制器的時(shí)鐘端口連接,所述第二輸出處理電路中的每個(gè)所述數(shù)字選擇器的第二輸入端口與對(duì)應(yīng)的控制器的時(shí)鐘端口連接。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于華為技術(shù)有限公司,未經(jīng)華為技術(shù)有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201880097091.1/1.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 一種數(shù)據(jù)庫(kù)讀寫分離的方法和裝置
- 一種手機(jī)動(dòng)漫人物及背景創(chuàng)作方法
- 一種通訊綜合測(cè)試終端的測(cè)試方法
- 一種服裝用人體測(cè)量基準(zhǔn)點(diǎn)的獲取方法
- 系統(tǒng)升級(jí)方法及裝置
- 用于虛擬和接口方法調(diào)用的裝置和方法
- 線程狀態(tài)監(jiān)控方法、裝置、計(jì)算機(jī)設(shè)備和存儲(chǔ)介質(zhì)
- 一種JAVA智能卡及其虛擬機(jī)組件優(yōu)化方法
- 檢測(cè)程序中方法耗時(shí)的方法、裝置及存儲(chǔ)介質(zhì)
- 函數(shù)的執(zhí)行方法、裝置、設(shè)備及存儲(chǔ)介質(zhì)





