[發明專利]在具有寬系統接口的存儲器中的多電平信令在審
| 申請號: | 201880045340.2 | 申請日: | 2018-07-23 |
| 公開(公告)號: | CN110870013A | 公開(公告)日: | 2020-03-06 |
| 發明(設計)人: | T·M·霍利斯;M·巴爾比;R·埃貝爾 | 申請(專利權)人: | 美光科技公司 |
| 主分類號: | G11C11/56 | 分類號: | G11C11/56;G11C5/02;G11C5/04;G11C7/10 |
| 代理公司: | 北京律盟知識產權代理有限責任公司 11287 | 代理人: | 王龍 |
| 地址: | 美國愛*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 具有 系統 接口 存儲器 中的 平信 | ||
1.一種電子存儲器設備,其包括:
存儲器單元陣列;
控制器,其經配置以控制對所述存儲器單元陣列的存取;
內插器,其可操作地耦合所述存儲器單元陣列與所述控制器,所述內插器包含所述存儲器單元陣列與所述控制器之間的多個信道;及
接收器,其經配置以解碼跨所述內插器的至少一個信道傳達的使用具有至少三個電平的第一調制方案調制的多電平信號。
2.根據權利要求1所述的設備,其進一步包括:
驅動器,其經配置以至少部分基于多個信息位產生跨所述內插器的所述至少一個信道發射的所述多電平信號。
3.根據權利要求1所述的設備,其中所述接收器進一步包括:
多個比較器,每一比較器經配置以比較所述多電平信號與電壓閾值。
4.根據權利要求3所述的設備,其中所述接收器進一步包括:
解碼器,其經配置以至少部分基于從所述多個比較器的一組比較器接收的信息確定由所述多電平信號表示的多個位。
5.根據權利要求1所述的設備,其中:
由所述多電平信號的振幅表示多個信息位。
6.根據權利要求1所述的設備,其中:
使用脈沖振幅調制PAM方案用信息編碼所述多電平信號。
7.根據權利要求1所述的設備,其中:
所述控制器跨所述內插器的所述多個信道的子集將所述多電平信號發射到所述存儲器單元陣列。
8.根據權利要求1所述的設備,其中:
所述控制器使用所述內插器的單向信道發射所述多電平信號。
9.根據權利要求1所述的設備,其中:
所述存儲器單元陣列跨所述內插器的所述多個信道的子集將所述多電平信號發射到所述控制器。
10.根據權利要求1所述的設備,其進一步包括:
襯底,其由第一材料形成,其中所述內插器由不同于所述第一材料的第二材料形成。
11.根據權利要求10所述的設備,其中:
所述第二材料包括硅。
12.根據權利要求1所述的設備,其進一步包括:
第二存儲器單元陣列,其堆疊于所述存儲器單元陣列的頂部上,其中所述第二存儲器單元陣列通過所述內插器與所述控制器可操作地耦合。
13.根據權利要求1所述的設備,其進一步包括:
輸入/輸出裝置,其與所述存儲器單元陣列及所述內插器耦合,其中所述輸入/輸出裝置經配置以緩沖使用所述存儲器單元陣列傳達的信息。
14.根據權利要求1所述的設備,其進一步包括:
驅動器,其經配置以使用格雷編碼或數據總線反轉或兩者編碼數據。
15.一種方法,其包括:
通過存儲器裝置的控制器識別待寫入到存儲器單元陣列的信息;
通過所述控制器產生使用具有表示所述經識別信息的多個位的至少三個電平的第一調制方案調制的多電平信號;及
通過所述控制器跨包含多個信道的內插器將所述多電平信號發射到所述存儲器單元陣列。
16.根據權利要求15所述的方法,其進一步包括:
通過所述存儲器單元陣列確定所述多電平信號的振幅是否滿足一或多個閾值。
17.根據權利要求16所述的方法,其進一步包括:
通過所述存儲器單元陣列至少部分基于所述多電平信號所滿足的所述一或多個閾值的閾值數目識別由所述多電平信號表示的所述多個位。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于美光科技公司,未經美光科技公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201880045340.2/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:照明驅動器、照明電路和驅動方法
- 下一篇:在PCM介質中實現LBA淘汰





