[實用新型]一種支持二次開發的串/并轉化的接口處理板卡有效
| 申請號: | 201822179311.5 | 申請日: | 2018-12-24 |
| 公開(公告)號: | CN209265223U | 公開(公告)日: | 2019-08-16 |
| 發明(設計)人: | 黃振;王斌龍 | 申請(專利權)人: | 中國電子科技集團公司第二十研究所 |
| 主分類號: | G05B19/042 | 分類號: | G05B19/042 |
| 代理公司: | 西北工業大學專利中心 61204 | 代理人: | 顧潮琪 |
| 地址: | 710068 *** | 國省代碼: | 陜西;61 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 管腳連接 電源轉換芯片 本實用新型 接口處理板 二次開發 時鐘驅動 管腳 接口電平轉換芯片 數據鏈 時鐘輸出管腳 異步串行傳輸 直流電源相連 連接器連接 輸入電壓端 串行數據 存貯芯片 復位芯片 工程實現 級聯關系 片選管腳 驅動芯片 時鐘管腳 輸出電壓 芯片連接 芯片輸入 信號管腳 檢測管 端機 發器 轉化 芯片 輸出 監測 應用 | ||
1.一種支持二次開發的串/并轉化的接口處理板卡,包括現場可編程陣列FPGA、LVDS收/發器、Flash存貯芯片、時鐘驅動芯片、電源轉換芯片、接口電平轉換芯片和監測復位芯片,其特征在于:
所述的LVDS收/發器的單端管腳與FPGA的I/O管腳連接,用于串行數據接入/輸出FPGA,LVDS收/發器的差分端管腳用于接通功能模塊的差分輸出/輸入;所述Flash存貯芯片的串行數據管腳、時鐘管腳、片選管腳分別與FPGA芯片相應的管腳連接,用于存儲和加載用戶二次開發協議;所述的時鐘及時鐘驅動芯片,時鐘輸出管腳與時鐘驅動芯片輸入管腳連接,時鐘驅動芯片輸出與FPGA時鐘芯片連接,用于FPGA時鐘源接入;所述的電源轉換芯片,輸入電壓端與功能模塊的直流電源相連,變換電壓后輸出DC1.2V、DC2.5V、DC3.3V的電壓與FPGA芯片、LVDS收/發器、時鐘及時鐘驅動芯片、Flash存貯芯片、接口電平轉換芯片、監測復位芯片的相應的管腳連接;所述的接口電平轉換芯片的LVTTL信號管腳與FPGA的I/O連接,TTL信號管腳與連接器連接,用于FPGA芯片到接口的信號電平轉換;所述的監測復位芯片的檢測管腳分別和電源轉換芯片的輸出電壓管腳連接,用于監測電源供電情況。
2.根據權利要求1所述的一種支持二次開發的串/并轉化的接口處理板卡,其特征在于:
所述的FPGA支持用戶二次開發實現不同格式的傳輸協議和編碼算法。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中國電子科技集團公司第二十研究所,未經中國電子科技集團公司第二十研究所許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201822179311.5/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種用于配電網基礎設備的環境監控裝置
- 下一篇:一種智能監控器





