[發(fā)明專利]基于空間應(yīng)用的在軌刷新重注成像系統(tǒng)有效
| 申請?zhí)枺?/td> | 201811338281.6 | 申請日: | 2018-11-12 |
| 公開(公告)號: | CN109522259B | 公開(公告)日: | 2021-05-28 |
| 發(fā)明(設(shè)計)人: | 余達(dá);劉金國;徐東;周磊;王國良;張艷鵬;趙瑩 | 申請(專利權(quán))人: | 中國科學(xué)院長春光學(xué)精密機械與物理研究所 |
| 主分類號: | G06F13/40 | 分類號: | G06F13/40;G06F1/24 |
| 代理公司: | 長春眾邦菁華知識產(chǎn)權(quán)代理有限公司 22214 | 代理人: | 朱紅玲 |
| 地址: | 130033 吉*** | 國省代碼: | 吉林;22 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 基于 空間 應(yīng)用 刷新 成像 系統(tǒng) | ||
1.基于空間應(yīng)用的在軌刷新重注成像系統(tǒng),包括刷新重注成像單元和主控器,其特征是:所述刷新重注成像單元包括刷新芯片、FPGA、Flash、PROM組和總線驅(qū)動器;
所述Flash與刷新芯片連接,所述刷新芯片控制Flash接收待更新的配置數(shù)據(jù);
PROM與FPGA、PROM與刷新芯片以及FPGA與刷新芯片之間均采用總線驅(qū)動器連接,用于實現(xiàn)通路的切換;
主控器通過邏輯控制信號和串口對刷新配置過程進(jìn)行控制,主控器通過串口向FPGA發(fā)送待更新的配置數(shù)據(jù),F(xiàn)PGA再將接收到的配置數(shù)據(jù)通過刷新芯片的串口寫入與刷新芯片連接的Flash中;
所述成像系統(tǒng)具有三種成像工作模式:
一、刷新功能禁止模式:
主控器發(fā)出的控制信號使刷新使能處于無效的低電平;FPGA為主select map工作模式,直接從PROM加載數(shù)據(jù),刷新芯片的供電處于禁止?fàn)顟B(tài);
主控器對刷新重注成像單元的控制:主控器內(nèi)部包含主份和備份兩部分,主份和備份完全相同,在任意時間里僅主份或者備份工作;
當(dāng)主控器的主份工作時,主標(biāo)識信號LABEL_Z為高電平,備標(biāo)識信號LABEL_B為低電平,主刷新使能信號shuaxin_enZ為低電平,主復(fù)位信號reset_Z為低電平,主重注使能信號chongzhu_Z為低電平;
當(dāng)主控器的備份工作時,主標(biāo)識信號LABEL_Z為低電平,備標(biāo)識信號LABEL_B為高電平,備刷新使能信號shuaxin_enB為低電平,備復(fù)位信號reset_B為低電平,備重注使能信號chongzhu_B為低電平;
在刷新功能禁止模式下,當(dāng)刷新重注成像單元還未加電,則主控器在控制信號處于穩(wěn)定的電平后,主控器對刷新重注成像單元開始加電;若主控器對刷新重注成像單元已加電,主控器在控制信號處于穩(wěn)定的電平后,先對刷新重注成像單元斷電,再對刷新重注成像單元加電;
二、在軌刷新模式:
刷新芯片的供電輸出使能,主控器發(fā)出的控制信號使刷新使能處于有效的高電平,重注使能處于無效的低電平;
FPGA為從select map工作模式,加載過程受刷新芯片控制,F(xiàn)PGA控制刷新芯片串口,通過外部復(fù)位,刷新芯片的加載配置信號取決于外部的管腳電平信息,刷新芯片的管腳電平默認(rèn)從PROM加載;
主控器對刷新重注成像單元的控制:當(dāng)主控器的主份工作時,主標(biāo)識信號LABEL_Z為高電平,備標(biāo)識信號LABEL_B為低電平,主刷新使能信號shuaxin_enZ為高電平,主復(fù)位信號reset_Z為低電平,主重注使能信號chongzhu_Z為低電平;
當(dāng)主控器的備份工作時,主標(biāo)識信號LABEL_Z為低電平,備標(biāo)識信號LABEL_B為高電平,備刷新使能信號shuaxin_enB為高電平,備復(fù)位信號reset_B為低電平,備重注使能信號chongzhu_B為低電平;
在軌刷新模式下,當(dāng)刷新重注成像單元還未加電,則主控器在上述的控制信號處于穩(wěn)定的電平后,主控器對刷新重注成像單元開始加電;若主控器對刷新重注成像系統(tǒng)已加電,主控器在上述的控制信號除主復(fù)位信號reset_Z和備復(fù)位信號reset_B處于穩(wěn)定的電平后,對刷新芯片發(fā)出復(fù)位的高電平脈沖;
三、FPGA軟件重注模式;
在軌刷新模式:刷新芯片的供電輸出使能,主控器發(fā)出的控制信號使刷新使能處于有效的高電平,重注使能處于無效的低電平;
FPGA為從select map工作模式,加載過程受刷新芯片控制,F(xiàn)PGA控制刷新芯片串口,通過外部復(fù)位,刷新芯片的加載配置信號取決于外部的管腳電平信息,刷新芯片的管腳電平從修改了程序的Flash加載;
主控器對刷新重注成像單元的控制:
當(dāng)主控器的主份工作時,主標(biāo)識信號LABEL_Z為高電平,備標(biāo)識信號LABEL_B為低電平,主刷新使能信號shuaxin_enZ為高電平,主復(fù)位信號reset_Z為低電平,主重注使能信號chongzhu_Z為高電平;
當(dāng)主控的備份工作時,主標(biāo)識信號LABEL_Z為低電平,備標(biāo)識信號LABEL_B為高電平,備刷新使能信號shuaxin_enB為高電平,備復(fù)位信號reset_B為低電平,備重注使能信號chongzhu_B為高電平;在FPGA軟件重注模式下,主控器通過串口向FPGA發(fā)送待更新的配置數(shù)據(jù),F(xiàn)PGA再將接收到的配置數(shù)據(jù)通過刷新芯片的串口寫入Flash中;在待更新的配置數(shù)據(jù)完全寫入Flash后,主控器在發(fā)出的控制信號中除主復(fù)位信號reset_Z和備復(fù)位信號reset_B處于穩(wěn)定的電平后,對刷新芯片發(fā)出復(fù)位的高電平脈沖。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于中國科學(xué)院長春光學(xué)精密機械與物理研究所,未經(jīng)中國科學(xué)院長春光學(xué)精密機械與物理研究所許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811338281.6/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 在線應(yīng)用平臺上應(yīng)用間通信的回調(diào)應(yīng)答方法、應(yīng)用及在線應(yīng)用平臺
- 應(yīng)用使用方法、應(yīng)用使用裝置及相應(yīng)的應(yīng)用終端
- 應(yīng)用管理設(shè)備、應(yīng)用管理系統(tǒng)、以及應(yīng)用管理方法
- 能力應(yīng)用系統(tǒng)及其能力應(yīng)用方法
- 應(yīng)用市場的應(yīng)用搜索方法、系統(tǒng)及應(yīng)用市場
- 使用應(yīng)用的方法和應(yīng)用平臺
- 應(yīng)用安裝方法和應(yīng)用安裝系統(tǒng)
- 使用遠(yuǎn)程應(yīng)用進(jìn)行應(yīng)用安裝
- 應(yīng)用檢測方法及應(yīng)用檢測裝置
- 應(yīng)用調(diào)用方法、應(yīng)用發(fā)布方法及應(yīng)用發(fā)布系統(tǒng)





