[發明專利]浮動開關及其驅動電路有效
| 申請號: | 201811290979.5 | 申請日: | 2018-10-31 |
| 公開(公告)號: | CN109474269B | 公開(公告)日: | 2023-01-13 |
| 發明(設計)人: | 段曉明;陳君 | 申請(專利權)人: | 矽力杰半導體技術(杭州)有限公司 |
| 主分類號: | H03K19/003 | 分類號: | H03K19/003;H03K19/0944;H03K17/687 |
| 代理公司: | 北京睿派知識產權代理有限公司 11597 | 代理人: | 劉鋒;劉熔 |
| 地址: | 310012 浙江省杭州市文*** | 國省代碼: | 浙江;33 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 浮動 開關 及其 驅動 電路 | ||
1.一種浮動開關的驅動電路,所述浮動開關包括串聯連接的第一晶體管和第二晶體管,所述第一晶體管和第二晶體管共源共柵,其特征在于,所述驅動電路包括:
電流流向控制電路,耦接至所述第一晶體管和第二晶體管的柵極,用以根據邏輯信號來控制所述第一晶體管和第二晶體管的開關狀態;以及
箝位電路,被配置為對柵源電壓進行箝位以維持所述第一晶體管和第二晶體管的當前開關狀態,并使得沒有電流從所述驅動電路流至所述第一晶體管和第二晶體管的源極,所述柵源電壓為所述第一晶體管和第二晶體管的柵極與源極之間的電壓;
所述箝位電路包括:
第三晶體管;以及
第四晶體管,柵極與所述第三晶體管的柵極連接,源極與所述第一晶體管的柵極連接;
其中,所述第一晶體管和第二晶體管的源極僅與所述第三晶體管和第四晶體管的柵極連接,以使得在所述第一晶體管和第二晶體管導通時沒有電流從所述驅動電路流至所述第一晶體管和第二晶體管的源極。
2.根據權利要求1所述的驅動電路,其特征在于,所述第一晶體管和第二晶體管以及第四晶體管的溝道類型相同,和第三晶體管的溝道類型不同。
3.根據權利要求1所述的驅動電路,其特征在于,所述箝位電路被配置為在所述邏輯信號為第一狀態時將所述柵源電壓箝位在第一預定值,在所述邏輯信號為第二狀態時將所述柵源電壓箝位在第二預定值。
4.根據權利要求1所述的驅動電路,其特征在于,所述電流流向控制電路包括:
第一電流源,耦接在上拉電源端和所述第一晶體管的柵極之間;
第二電流源,耦接在所述第一晶體管的柵極和接地端之間;以及
開關,連接在所述第一電流源和第二電流源之間,被配置為受控于所述邏輯信號導通或關斷;
其中,所述第二電流源的輸出電流大于所述第一電流源。
5.根據權利要求1所述的驅動電路,其特征在于,所述箝位電路還包括:
至少一個二極管,串聯連接至所述第三晶體管的源極。
6.根據權利要求3所述的驅動電路,其特征在于,所述第一晶體管和第二晶體管為N型晶體管,所述第一預定值被配置為使得所述第一晶體管和第二晶體管維持導通狀態,所述第二預定值被配置為使得所述第一晶體管和第二晶體管維持關斷狀態。
7.根據權利要求1所述的驅動電路,其特征在于,所述第一晶體管和第二晶體管為N型晶體管,所述第三晶體管的漏極連接至接地端,所述第四晶體管的漏極連接至上拉電源端。
8.根據所述權利要求3所述的驅動電路,其特征在于,所述第一晶體管和第二晶體管為P型晶體管,所述第一預定值被配置為使得所述第一晶體管和第二晶體管維持關斷狀態,所述第二預定值被配置為使得所述第一晶體管和第二晶體管維持導通狀態。
9.根據權利要求1所述的驅動電路,其特征在于,所述第一晶體管和第二晶體管為P型晶體管,所述第三晶體管的漏極連接至上拉電源端,所述第四晶體管的漏極連接至接地端。
10.根據權利要求4所述的驅動電路,其特征在于,所述第一晶體管和所述第二晶體管為高壓控制晶體管,所述開關為低壓控制開關。
11.一種浮動開關,包括:
第一晶體管;
第二晶體管,與所述第一晶體管串聯連接,所述第一晶體管和所述第二晶體管共源共柵;以及
如所述權利要求1-10任一項所述的驅動電路。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于矽力杰半導體技術(杭州)有限公司,未經矽力杰半導體技術(杭州)有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811290979.5/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:電路結構、電路板和超算設備
- 下一篇:一種驅動電路





