[發明專利]雙控制器并行總線通訊裝置、方法及通訊設備有效
| 申請號: | 201811254945.0 | 申請日: | 2018-10-25 |
| 公開(公告)號: | CN109188986B | 公開(公告)日: | 2021-09-07 |
| 發明(設計)人: | 田曉剛 | 申請(專利權)人: | 深圳易能電氣技術股份有限公司 |
| 主分類號: | G05B19/042 | 分類號: | G05B19/042 |
| 代理公司: | 深圳市港灣知識產權代理有限公司 44258 | 代理人: | 微嘉 |
| 地址: | 518000 廣東省深圳*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 控制器 并行 總線 通訊 裝置 方法 通訊設備 | ||
1.一種雙控制器并行總線通訊裝置,其特征在于,所述雙控制器并行總線通訊裝置包括主控制器、從控制器及數據交換電路;其中,所述數據交換電路包括硬件狀態機及中間存儲器;
所述硬件狀態機,用于根據時基信號來切換由所述主控制器訪問所述數據交換電路或者由所述從控制器訪問所述數據交換電路;
當所述時基信號由高電平變為低電平時,所述硬件狀態機將所述主控制器的并行總線與所述中間存儲器的并行總線連通,所述從控制器的并行總線信號被置于高阻狀態;當所述時基信號由低電平反轉為高電平時,所述硬件狀態機將所述從控制器的并行總線與所述中間存儲器的并行總線連通,所述主控制器的并行總線信號被置于高阻狀態;
所述主控制器的并行總線及所述從控制器的并行總線分別都與所述硬件狀態機連接,所述硬件狀態機還與所述中間存儲器的并行總線連接,所述硬件狀態機還用于實現對所述中間存儲器的分時控制;其中,并行總線包括控制線、數據線及地址線;
所述主控制器的并行總線控制線、所述主控制器的并行總線數據線及所述主控制器的并行總線地址線分別都與所述硬件狀態機連接,所述從控制器的并行總線控制線、所述從控制器的并行總線數據線及所述從控制器的并行總線地址線分別都與所述硬件狀態機連接,所述硬件狀態機還與所述中間存儲器的并行總線控制線、所述中間存儲器的并行總線數據線及所述中間存儲器的并行總線地址線分別連接。
2.如權利要求1所述的雙控制器并行總線通訊裝置,其特征在于,所述主控制器包括定時器,所述從控制器包括外部中斷接口;其中,
所述定時器生成的所述時基信號由所述外部中斷接口接收,所述時基信號每個周期中的低電平持續時間與所述主控制器訪問數據交換電路時間相等,所述時基信號每個周期中的高電平持續時間與所述從控制器訪問數據交換電路時間相等。
3.如權利要求2所述的雙控制器并行總線通訊裝置,其特征在于,所述硬件狀態機包括并行總線控制電路、并行總線地址電路及并行總線數據電路;其中,
所述并行總線控制電路與所述主控制器的并行總線控制線、所述從控制器的并行總線控制線及所述中間存儲器的并行總線控制線分別連接,所述并行總線地址電路與所述主控制器的并行總線地址線、所述從控制器的并行總線地址線及所述中間存儲器的并行總線地址線分別連接,所述并行總線數據電路與所述主控制器的并行總線數據線、所述從控制器的并行總線數據線及所述中間存儲器的并行總線數據線分別連接。
4.如權利要求3所述的雙控制器并行總線通訊裝置,其特征在于,所述并行總線控制電路包括第一緩沖器、第二緩沖器、第三緩沖器、第四緩沖器及第一非門;其中,
所述主控制器的并行總線控制線與所述第一緩沖器的輸入端連接,所述第一緩沖器的輸出端與所述中間存儲器的并行總線控制線連接,所述時基信號輸入至所述第一緩沖器的控制端,所述第二緩沖器的輸入端與所述第一緩沖器的輸出端連接,所述第二緩沖器的輸出端與所述第一緩沖器的輸入端連接,所述第二緩沖器的控制端接地;所述從控制器的并行總線控制線與所述第三緩沖器的輸入端連接,所述第三緩沖器的輸出端與所述中間存儲器的并行總線控制線連接,所述時基信號輸入至所述第一非門的輸入端,經由所述第一非門的輸出端輸入至所述第三緩沖器的控制端,所述第四緩沖器的輸入端與所述第三緩沖器的輸出端連接,所述第四緩沖器的輸出端與所述第三緩沖器的輸入端連接,所述第四緩沖器的控制端接地。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳易能電氣技術股份有限公司,未經深圳易能電氣技術股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811254945.0/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:儀器狀態監控裝置
- 下一篇:基于高速DA的多通道信號高精度同步控制方法及裝置





